    8    (            f L                                                      (   ti,dra72-evm ti,dra722 ti,dra72 ti,dra7          &         
   7TI DRA722      chosen           =/ocp/serial@4806a000          aliases          I/ocp/i2c@48070000            N/ocp/i2c@48072000            S/ocp/i2c@48060000            X/ocp/i2c@4807a000            ]/ocp/i2c@4807c000            b/ocp/serial@4806a000             j/ocp/serial@4806c000             r/ocp/serial@48020000             z/ocp/serial@4806e000             /ocp/serial@48066000             /ocp/serial@48068000             /ocp/serial@48420000             /ocp/serial@48422000             /ocp/serial@48424000             /ocp/serial@4ae2b000          &   /ocp/ethernet@48484000/slave@48480200         &   /ocp/ethernet@48484000/slave@48480300            /ocp/can@481cc000            /ocp/can@481d0000            /ocp/qspi@4b300000           /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000         	   /display             /sound0       #   /ocp/dss@58000000/encoder@58060000          /connector        timer            arm,armv7-timer       0                                
           &         interrupt-controller@48211000            arm,cortex-a15-gic                   .         @  ?    H!            H!             H!@             H!`                       	           &           C           I         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu                    .           ?    H(                 &           C           I         cpus                                 cpu@0           Qcpu          arm,cortex-a15          ?            ]           q           xcpu                                                                          C  -        I  -         opp_table0           operating-points-v2-ti-cpu                                          C           I      opp_nom@1000000000              ;           , P 0 , P 0                             opp_od@1176000000               FV           @  @ @  @                    opp_high@1500000000             Yh/           v ~  v ~                        soc          ti,omap-infra      mpu          ti,omap5-mpu            +mpu          ocp          ti,dra7-l3-noc simple-bus                                    5                       +l3_main_1 l3_main_2          ?    D              E                   <                       
      l4@4a000000          ti,dra7-l4-cfg simple-bus                                    5    J    "    scm@2000             ti,dra7-scm-core simple-bus         ?                                         5               scm_conf@0           syscon simple-bus           ?                                        5                   C   	        I   	   pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         ?              P   	   pbias_mmc_omap5         Wpbias_mmc_omap5         f w@        ~ 2Z        C           I            clocks                               dss_deshdcp_clk@558                      ti,gate-clock           q   
                    ?  X      ehrpwm0_tbclk@558                        ti,gate-clock           q                      ?  X        C  &        I  &      ehrpwm1_tbclk@558                        ti,gate-clock           q                      ?  X        C  '        I  '      ehrpwm2_tbclk@558                        ti,gate-clock           q                      ?  X        C  (        I  (      sys_32k_ck                       ti,mux-clock            q                               ?          C   Q        I   Q            pinmux@1400          ti,dra7-padconf pinctrl-single          ?     h                                             .                                ?        C           I      dcan1_pins_default                           C          I        dcan1_pins_sleep                            C          I        pinmux_wlan_pins          0                                  C           I         mmc1_pins_default         0    T     X     \     `     d     h           C           I         mmc1_pins_sdr12       0    T     X     \     `     d     h           C           I         mmc1_pins_hs          0    T     X     \     `     d     h           C           I         mmc1_pins_sdr25       0    T     X     \     `     d     h           C           I         mmc1_pins_sdr50       0    T   X   \   `   d   h         C           I         mmc1_pins_ddr50_rev10         0    T   X   \   `   d   h         C           I         mmc1_pins_ddr50_rev20         0    T    X    \    `    d    h        mmc1_pins_sdr104          0    T    X    \    `    d    h          C           I         mmc2_pins_default         P                                                            C           I         mmc2_pins_hs          P                                                            C           I         mmc2_pins_ddr_rev10       P                                                            C           I         mmc2_pins_ddr_rev20       P                                                mmc2_pins_hs200       P                                                  C           I            scm_conf@1c04            syscon          ?              C           I         scm_conf@1c24            syscon          ?  $   $        C           I         dma-router@b78           ti,dra7-dma-crossbar            ?  x                                 &            6           C           I         dma-router@c78           ti,dra7-dma-crossbar            ?  x   |                              &            6           C          I        pinmux@4a002e8c          pinctrl-single          ?                                                               cm_core_aon@5000             ti,dra7-cm-core-aon         ?  P        clocks                               atl_clkin0_ck                        ti,dra7-atl-clock           q           C   D        I   D      atl_clkin1_ck                        ti,dra7-atl-clock           q           C   C        I   C      atl_clkin2_ck                        ti,dra7-atl-clock           q           C   B        I   B      atl_clkin3_ck                        ti,dra7-atl-clock           q           C   A        I   A      hdmi_clkin_ck                        fixed-clock         B            C   0        I   0      mlb_clkin_ck                         fixed-clock         B            C           I         mlbp_clkin_ck                        fixed-clock         B            C           I         pciesref_acs_clk_ck                      fixed-clock         B         C   [        I   [      ref_clkin0_ck                        fixed-clock         B            C   F        I   F      ref_clkin1_ck                        fixed-clock         B            C   G        I   G      ref_clkin2_ck                        fixed-clock         B            C   H        I   H      ref_clkin3_ck                        fixed-clock         B            C   I        I   I      rmii_clk_ck                      fixed-clock         B            C   r        I   r      sdvenc_clkin_ck                      fixed-clock         B          secure_32k_clk_src_ck                        fixed-clock         B           C           I         sys_clk32_crystal_ck                         fixed-clock         B           C           I         sys_clk32_pseudo_ck                      fixed-factor-clock          q           R           ]  b        C           I         virt_12000000_ck                         fixed-clock         B          C           I         virt_13000000_ck                         fixed-clock         B ]@      virt_16800000_ck                         fixed-clock         B Y         C           I         virt_19200000_ck                         fixed-clock         B$         C           I         virt_20000000_ck                         fixed-clock         B1-         C           I         virt_26000000_ck                         fixed-clock         B        C           I         virt_27000000_ck                         fixed-clock         B        C           I         virt_38400000_ck                         fixed-clock         BI         C           I         sys_clkin2                       fixed-clock         BX         C   E        I   E      usb_otg_clkin_ck                         fixed-clock         B            C           I         video1_clkin_ck                      fixed-clock         B            C   :        I   :      video1_m2_clkin_ck                       fixed-clock         B            C   /        I   /      video2_clkin_ck                      fixed-clock         B            C   ;        I   ;      video2_m2_clkin_ck                       fixed-clock         B            C   .        I   .      dpll_abe_ck@1e0                      ti,omap4-dpll-m4xen-clock           q              ?                C           I         dpll_abe_x2_ck                       ti,omap4-dpll-x2-clock          q           C           I         dpll_abe_m2x2_ck@1f0                         ti,divider-clock            q           g           r           ?                            C           I         abe_clk@108                      ti,divider-clock            q           g           ?                   C           I         dpll_abe_m2_ck@1f0                       ti,divider-clock            q           g           r           ?                            C   p        I   p      dpll_abe_m3x2_ck@1f4                         ti,divider-clock            q           g           r           ?                            C           I         dpll_core_byp_mux@12c                        ti,mux-clock            q                         ?  ,        C           I         dpll_core_ck@120                         ti,omap4-dpll-core-clock            q              ?     $  ,  (        C           I         dpll_core_x2_ck                      ti,omap4-dpll-x2-clock          q           C           I         dpll_core_h12x2_ck@13c                       ti,divider-clock            q           g   ?        r           ?  <                          C           I         mpu_dpll_hs_clk_div                      fixed-factor-clock          q           R           ]           C           I         dpll_mpu_ck@160                      ti,omap5-mpu-dpll-clock         q              ?  `  d  l  h        C           I         dpll_mpu_m2_ck@170                       ti,divider-clock            q           g           r           ?  p                          C           I         mpu_dclk_div                         fixed-factor-clock          q           R           ]           C           I         dsp_dpll_hs_clk_div                      fixed-factor-clock          q           R           ]           C           I         dpll_dsp_byp_mux@240                         ti,mux-clock            q                         ?  @        C           I         dpll_dsp_ck@234                      ti,omap4-dpll-clock         q              ?  4  8  @  <                    #F         C            I          dpll_dsp_m2_ck@244                       ti,divider-clock            q            g           r           ?  D                             !        #F         C   !        I   !      iva_dpll_hs_clk_div                      fixed-factor-clock          q           R           ]           C   "        I   "      dpll_iva_byp_mux@1ac                         ti,mux-clock            q      "                   ?          C   #        I   #      dpll_iva_ck@1a0                      ti,omap4-dpll-clock         q      #        ?                   $        Ep}@        C   $        I   $      dpll_iva_m2_ck@1b0                       ti,divider-clock            q   $        g           r           ?                               %        %        C   %        I   %      iva_dclk                         fixed-factor-clock          q   %        R           ]           C           I         dpll_gpu_byp_mux@2e4                         ti,mux-clock            q                         ?          C   &        I   &      dpll_gpu_ck@2d8                      ti,omap4-dpll-clock         q      &        ?                   '        Ly@        C   '        I   '      dpll_gpu_m2_ck@2e8                       ti,divider-clock            q   '        g           r           ?                               (        _(k        C   (        I   (      dpll_core_m2_ck@130                      ti,divider-clock            q           g           r           ?  0                          C   )        I   )      core_dpll_out_dclk_div                       fixed-factor-clock          q   )        R           ]           C           I         dpll_ddr_byp_mux@21c                         ti,mux-clock            q                         ?          C   *        I   *      dpll_ddr_ck@210                      ti,omap4-dpll-clock         q      *        ?                C   +        I   +      dpll_ddr_m2_ck@220                       ti,divider-clock            q   +        g           r           ?                             C           I         dpll_gmac_byp_mux@2b4                        ti,mux-clock            q                         ?          C   ,        I   ,      dpll_gmac_ck@2a8                         ti,omap4-dpll-clock         q      ,        ?                C   -        I   -      dpll_gmac_m2_ck@2b8                      ti,divider-clock            q   -        g           r           ?                            C           I         video2_dclk_div                      fixed-factor-clock          q   .        R           ]           C           I         video1_dclk_div                      fixed-factor-clock          q   /        R           ]           C           I         hdmi_dclk_div                        fixed-factor-clock          q   0        R           ]           C           I         per_dpll_hs_clk_div                      fixed-factor-clock          q           R           ]           C   _        I   _      usb_dpll_hs_clk_div                      fixed-factor-clock          q           R           ]           C   c        I   c      eve_dpll_hs_clk_div                      fixed-factor-clock          q           R           ]           C   1        I   1      dpll_eve_byp_mux@290                         ti,mux-clock            q      1                   ?          C   2        I   2      dpll_eve_ck@284                      ti,omap4-dpll-clock         q      2        ?                C   3        I   3      dpll_eve_m2_ck@294                       ti,divider-clock            q   3        g           r           ?                            C   4        I   4      eve_dclk_div                         fixed-factor-clock          q   4        R           ]           C           I         dpll_core_h13x2_ck@140                       ti,divider-clock            q           g   ?        r           ?  @                        dpll_core_h14x2_ck@144                       ti,divider-clock            q           g   ?        r           ?  D                          C   s        I   s      dpll_core_h22x2_ck@154                       ti,divider-clock            q           g   ?        r           ?  T                          C   <        I   <      dpll_core_h23x2_ck@158                       ti,divider-clock            q           g   ?        r           ?  X                          C           I         dpll_core_h24x2_ck@15c                       ti,divider-clock            q           g   ?        r           ?  \                          C          I        dpll_ddr_x2_ck                       ti,omap4-dpll-x2-clock          q   +        C   5        I   5      dpll_ddr_h11x2_ck@228                        ti,divider-clock            q   5        g   ?        r           ?  (                        dpll_dsp_x2_ck                       ti,omap4-dpll-x2-clock          q            C   6        I   6      dpll_dsp_m3x2_ck@248                         ti,divider-clock            q   6        g           r           ?  H                             7        ׄ         C   7        I   7      dpll_gmac_x2_ck                      ti,omap4-dpll-x2-clock          q   -        C   8        I   8      dpll_gmac_h11x2_ck@2c0                       ti,divider-clock            q   8        g   ?        r           ?                            C   9        I   9      dpll_gmac_h12x2_ck@2c4                       ti,divider-clock            q   8        g   ?        r           ?                          dpll_gmac_h13x2_ck@2c8                       ti,divider-clock            q   8        g   ?        r           ?                            C           I         dpll_gmac_m3x2_ck@2bc                        ti,divider-clock            q   8        g           r           ?                          gmii_m_clk_div                       fixed-factor-clock          q   9        R           ]         hdmi_clk2_div                        fixed-factor-clock          q   0        R           ]           C   O        I   O      hdmi_div_clk                         fixed-factor-clock          q   0        R           ]           C   U        I   U      l3_iclk_div@100                      ti,divider-clock            g                      ?           q                    C   
        I   
      l4_root_clk_div                      fixed-factor-clock          q   
        R           ]           C           I         video1_clk2_div                      fixed-factor-clock          q   :        R           ]           C   M        I   M      video1_div_clk                       fixed-factor-clock          q   :        R           ]           C   S        I   S      video2_clk2_div                      fixed-factor-clock          q   ;        R           ]           C   N        I   N      video2_div_clk                       fixed-factor-clock          q   ;        R           ]           C   T        I   T      ipu1_gfclk_mux@520                       ti,mux-clock            q      <                   ?              =           <        C   =        I   =      mcasp1_ahclkr_mux@550                        ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?  P        C          I        mcasp1_ahclkx_mux@550                        ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?  P        C          I        mcasp1_aux_gfclk_mux@550                         ti,mux-clock            q   L   M   N   O                   ?  P        C          I        timer5_gfclk_mux@558                         ti,mux-clock          0  q   P   Q   E   F   G   H   I   R   S   T   U   V                   ?  X      timer6_gfclk_mux@560                         ti,mux-clock          0  q   P   Q   E   F   G   H   I   R   S   T   U   V                   ?  `      timer7_gfclk_mux@568                         ti,mux-clock          0  q   P   Q   E   F   G   H   I   R   S   T   U   V                   ?  h      timer8_gfclk_mux@570                         ti,mux-clock          0  q   P   Q   E   F   G   H   I   R   S   T   U   V                   ?  p      uart6_gfclk_mux@580                      ti,mux-clock            q   W   X                   ?        dummy_ck                         fixed-clock         B             clockdomains             cm_core@8000             ti,dra7-cm-core         ?     0    clocks                               dpll_pcie_ref_ck@200                         ti,omap4-dpll-clock         q              ?                 C   Y        I   Y      dpll_pcie_ref_m2ldo_ck@210                       ti,divider-clock            q   Y        g           r           ?                            C   Z        I   Z      apll_pcie_in_clk_mux@4ae06118            ti,mux-clock            q   Z   [                    ?                        C   \        I   \      apll_pcie_ck@21c                         ti,dra7-apll-clock          q   \   Y        ?             C   ]        I   ]      optfclk_pciephy1_32khz@4a0093b0          ti,gate-clock           q   Q                    ?                     C           I         optfclk_pciephy2_32khz@4a0093b8          ti,gate-clock           q   Q                    ?                     C           I         optfclk_pciephy_div@4a00821c             ti,divider-clock            q   ]                    ?                                   g           C   ^        I   ^      optfclk_pciephy1_clk@4a0093b0            ti,gate-clock           q   ]                    ?             	        C           I         optfclk_pciephy2_clk@4a0093b8            ti,gate-clock           q   ]                    ?             	        C           I         optfclk_pciephy1_div_clk@4a0093b0            ti,gate-clock           q   ^                    ?             
        C           I         optfclk_pciephy2_div_clk@4a0093b8            ti,gate-clock           q   ^                    ?             
        C           I         apll_pcie_clkvcoldo                      fixed-factor-clock          q   ]        R           ]         apll_pcie_clkvcoldo_div                      fixed-factor-clock          q   ]        R           ]         apll_pcie_m2_ck                      fixed-factor-clock          q   ]        R           ]           C           I         dpll_per_byp_mux@14c                         ti,mux-clock            q      _                   ?  L        C   `        I   `      dpll_per_ck@140                      ti,omap4-dpll-clock         q      `        ?  @  D  L  H        C   a        I   a      dpll_per_m2_ck@150                       ti,divider-clock            q   a        g           r           ?  P                          C   b        I   b      func_96m_aon_dclk_div                        fixed-factor-clock          q   b        R           ]           C           I         dpll_usb_byp_mux@18c                         ti,mux-clock            q      c                   ?          C   d        I   d      dpll_usb_ck@180                      ti,omap4-dpll-j-type-clock          q      d        ?                C   e        I   e      dpll_usb_m2_ck@190                       ti,divider-clock            q   e        g           r           ?                            C   h        I   h      dpll_pcie_ref_m2_ck@210                      ti,divider-clock            q   Y        g           r           ?                            C           I         dpll_per_x2_ck                       ti,omap4-dpll-x2-clock          q   a        C   f        I   f      dpll_per_h11x2_ck@158                        ti,divider-clock            q   f        g   ?        r           ?  X                          C   g        I   g      dpll_per_h12x2_ck@15c                        ti,divider-clock            q   f        g   ?        r           ?  \                          C   k        I   k      dpll_per_h13x2_ck@160                        ti,divider-clock            q   f        g   ?        r           ?  `                          C   }        I   }      dpll_per_h14x2_ck@164                        ti,divider-clock            q   f        g   ?        r           ?  d                          C   t        I   t      dpll_per_m2x2_ck@150                         ti,divider-clock            q   f        g           r           ?  P                          C   X        I   X      dpll_usb_clkdcoldo                       fixed-factor-clock          q   e        R           ]           C   j        I   j      func_128m_clk                        fixed-factor-clock          q   g        R           ]           C   x        I   x      func_12m_fclk                        fixed-factor-clock          q   X        R           ]         func_24m_clk                         fixed-factor-clock          q   b        R           ]           C   @        I   @      func_48m_fclk                        fixed-factor-clock          q   X        R           ]           C   W        I   W      func_96m_fclk                        fixed-factor-clock          q   X        R           ]         l3init_60m_fclk@104                      ti,divider-clock            q   h        ?                      clkout2_clk@6b0                      ti,gate-clock           q   i                   ?        l3init_960m_gfclk@6c0                        ti,gate-clock           q   j                   ?          C   o        I   o      dss_32khz_clk@1120                       ti,gate-clock           q   Q                   ?         dss_48mhz_clk@1120                       ti,gate-clock           q   W           	        ?           C  !        I  !      dss_dss_clk@1120                         ti,gate-clock           q   k                   ?                    C          I        dss_hdmi_clk@1120                        ti,gate-clock           q   l           
        ?           C  "        I  "      dss_video1_clk@1120                      ti,gate-clock           q   m                   ?           C          I        dss_video2_clk@1120                      ti,gate-clock           q   n                   ?         gpio2_dbclk@1760                         ti,gate-clock           q   Q                   ?  `      gpio3_dbclk@1768                         ti,gate-clock           q   Q                   ?  h      gpio4_dbclk@1770                         ti,gate-clock           q   Q                   ?  p      gpio5_dbclk@1778                         ti,gate-clock           q   Q                   ?  x      gpio6_dbclk@1780                         ti,gate-clock           q   Q                   ?        gpio7_dbclk@1810                         ti,gate-clock           q   Q                   ?        gpio8_dbclk@1818                         ti,gate-clock           q   Q                   ?        mmc1_clk32k@1328                         ti,gate-clock           q   Q                   ?  (      mmc2_clk32k@1330                         ti,gate-clock           q   Q                   ?  0      mmc3_clk32k@1820                         ti,gate-clock           q   Q                   ?         mmc4_clk32k@1828                         ti,gate-clock           q   Q                   ?  (      sata_ref_clk@1388                        ti,gate-clock           q                      ?          C           I         usb_otg_ss1_refclk960m@13f0                      ti,gate-clock           q   o                   ?          C           I         usb_otg_ss2_refclk960m@1340                      ti,gate-clock           q   o                   ?  @        C           I         usb_phy1_always_on_clk32k@640                        ti,gate-clock           q   Q                   ?  @        C           I         usb_phy2_always_on_clk32k@688                        ti,gate-clock           q   Q                   ?          C           I         usb_phy3_always_on_clk32k@698                        ti,gate-clock           q   Q                   ?          C           I         atl_dpll_clk_mux@c00                         ti,mux-clock            q   Q   :   ;   0                   ?           C   q        I   q      atl_gfclk_mux@c00                        ti,mux-clock            q   
   p   q                   ?           C           I         rmii_50mhz_clk_mux@13d0                      ti,mux-clock            q   9   r                   ?        gmac_rft_clk_mux@13d0                        ti,mux-clock            q   :   ;   p   0   
                   ?          C          I        gpu_core_gclk_mux@1220                       ti,mux-clock            q   s   t   (                   ?              u           (        C   u        I   u      gpu_hyd_gclk_mux@1220                        ti,mux-clock            q   s   t   (                   ?              v           (        C   v        I   v      l3instr_ts_gclk_div@e50                      ti,divider-clock            q   w                   ?  P                        mcasp2_ahclkr_mux@1860                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?  `        C  	        I  	      mcasp2_ahclkx_mux@1860                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?  `        C          I        mcasp2_aux_gfclk_mux@1860                        ti,mux-clock            q   L   M   N   O                   ?  `        C          I        mcasp3_ahclkx_mux@1868                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?  h        C          I        mcasp3_aux_gfclk_mux@1868                        ti,mux-clock            q   L   M   N   O                   ?  h        C  
        I  
      mcasp4_ahclkx_mux@1898                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?          C          I        mcasp4_aux_gfclk_mux@1898                        ti,mux-clock            q   L   M   N   O                   ?          C          I        mcasp5_ahclkx_mux@1878                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?  x        C          I        mcasp5_aux_gfclk_mux@1878                        ti,mux-clock            q   L   M   N   O                   ?  x        C          I        mcasp6_ahclkx_mux@1904                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?          C          I        mcasp6_aux_gfclk_mux@1904                        ti,mux-clock            q   L   M   N   O                   ?          C          I        mcasp7_ahclkx_mux@1908                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?          C          I        mcasp7_aux_gfclk_mux@1908                        ti,mux-clock            q   L   M   N   O                   ?          C          I        mcasp8_ahclkx_mux@1890                       ti,mux-clock          8  q   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   ?          C          I        mcasp8_aux_gfclk_mux@1890                        ti,mux-clock            q   L   M   N   O                   ?          C          I        mmc1_fclk_mux@1328                       ti,mux-clock            q   x   X                   ?  (        C   y        I   y      mmc1_fclk_div@1328                       ti,divider-clock            q   y                   g           ?  (               mmc2_fclk_mux@1330                       ti,mux-clock            q   x   X                   ?  0        C   z        I   z      mmc2_fclk_div@1330                       ti,divider-clock            q   z                   g           ?  0               mmc3_gfclk_mux@1820                      ti,mux-clock            q   W   X                   ?           C   {        I   {      mmc3_gfclk_div@1820                      ti,divider-clock            q   {                   g           ?                  mmc4_gfclk_mux@1828                      ti,mux-clock            q   W   X                   ?  (        C   |        I   |      mmc4_gfclk_div@1828                      ti,divider-clock            q   |                   g           ?  (               qspi_gfclk_mux@1838                      ti,mux-clock            q   x   }                   ?  8        C   ~        I   ~      qspi_gfclk_div@1838                      ti,divider-clock            q   ~                   g           ?  8                 C           I         timer10_gfclk_mux@1728                       ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  (      timer11_gfclk_mux@1730                       ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  0      timer13_gfclk_mux@17c8                       ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?        timer14_gfclk_mux@17d0                       ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?        timer15_gfclk_mux@17d8                       ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?        timer16_gfclk_mux@1830                       ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  0      timer2_gfclk_mux@1738                        ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  8      timer3_gfclk_mux@1740                        ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  @      timer4_gfclk_mux@1748                        ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  H      timer9_gfclk_mux@1750                        ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  P      uart1_gfclk_mux@1840                         ti,mux-clock            q   W   X                   ?  @      uart2_gfclk_mux@1848                         ti,mux-clock            q   W   X                   ?  H      uart3_gfclk_mux@1850                         ti,mux-clock            q   W   X                   ?  P      uart4_gfclk_mux@1858                         ti,mux-clock            q   W   X                   ?  X      uart5_gfclk_mux@1870                         ti,mux-clock            q   W   X                   ?  p      uart7_gfclk_mux@18d0                         ti,mux-clock            q   W   X                   ?        uart8_gfclk_mux@18e0                         ti,mux-clock            q   W   X                   ?        uart9_gfclk_mux@18e8                         ti,mux-clock            q   W   X                   ?        vip1_gclk_mux@1020                       ti,mux-clock            q   
                      ?         vip2_gclk_mux@1028                       ti,mux-clock            q   
                      ?  (      vip3_gclk_mux@1030                       ti,mux-clock            q   
                      ?  0         clockdomains       coreaon_clkdm            ti,clockdomain          q   e               l4@4ae00000          ti,dra7-l4-wkup simple-bus                                   5    J       counter@4000             ti,omap-counter32k          ?  @    @        +counter_32k       prm@6000             ti,dra7-prm         ?  `   0                      clocks                               sys_clkin1@110                       ti,mux-clock            q                             ?                   C           I         abe_dpll_sys_clk_mux@118                         ti,mux-clock            q      E        ?          C           I         abe_dpll_bypass_clk_mux@114                      ti,mux-clock            q      Q        ?          C           I         abe_dpll_clk_mux@10c                         ti,mux-clock            q      Q        ?          C           I         abe_24m_fclk@11c                         ti,divider-clock            q           ?                        C   >        I   >      aess_fclk@178                        ti,divider-clock            q           ?  x        g           C           I         abe_giclk_div@174                        ti,divider-clock            q           ?  t        g           C   R        I   R      abe_lp_clk_div@1d8                       ti,divider-clock            q           ?                         C           I         abe_sys_clk_div@120                      ti,divider-clock            q           ?           g           C   ?        I   ?      adc_gfclk_mux@1dc                        ti,mux-clock            q      E   Q        ?        sys_clk1_dclk_div@1c8                        ti,divider-clock            q           g   @        ?                   C           I         sys_clk2_dclk_div@1cc                        ti,divider-clock            q   E        g   @        ?                   C           I         per_abe_x1_dclk_div@1bc                      ti,divider-clock            q   p        g   @        ?                   C           I         dsp_gclk_div@18c                         ti,divider-clock            q   !        g   @        ?                   C           I         gpu_dclk@1a0                         ti,divider-clock            q   (        g   @        ?                   C           I         emif_phy_dclk_div@190                        ti,divider-clock            q           g   @        ?                   C           I         gmac_250m_dclk_div@19c                       ti,divider-clock            q           g   @        ?                   C           I         gmac_main_clk                        fixed-factor-clock          q           R           ]           C          I        l3init_480m_dclk_div@1ac                         ti,divider-clock            q   h        g   @        ?                   C           I         usb_otg_dclk_div@184                         ti,divider-clock            q           g   @        ?                   C           I         sata_dclk_div@1c0                        ti,divider-clock            q           g   @        ?                   C           I         pcie2_dclk_div@1b8                       ti,divider-clock            q           g   @        ?                   C           I         pcie_dclk_div@1b4                        ti,divider-clock            q           g   @        ?                   C           I         emu_dclk_div@194                         ti,divider-clock            q           g   @        ?                   C           I         secure_32k_dclk_div@1c4                      ti,divider-clock            q           g   @        ?                   C           I         clkoutmux0_clk_mux@158                       ti,mux-clock          X  q                                                                          ?  X        C   V        I   V      clkoutmux1_clk_mux@15c                       ti,mux-clock          X  q                                                                          ?  \      clkoutmux2_clk_mux@160                       ti,mux-clock          X  q                                                                          ?  `        C   i        I   i      custefuse_sys_gfclk_div                      fixed-factor-clock          q           R           ]         eve_clk@180                      ti,mux-clock            q   4   7        ?        hdmi_dpll_clk_mux@164                        ti,mux-clock            q      E        ?  d        C   l        I   l      mlb_clk@134                      ti,divider-clock            q           g   @        ?  4                 C   J        I   J      mlbp_clk@130                         ti,divider-clock            q           g   @        ?  0                 C   K        I   K      per_abe_x1_gfclk2_div@138                        ti,divider-clock            q   p        g   @        ?  8                 C   L        I   L      timer_sys_clk_div@144                        ti,divider-clock            q           ?  D        g           C   P        I   P      video1_dpll_clk_mux@168                      ti,mux-clock            q      E        ?  h        C   m        I   m      video2_dpll_clk_mux@16c                      ti,mux-clock            q      E        ?  l        C   n        I   n      wkupaon_iclk_mux@108                         ti,mux-clock            q              ?          C   w        I   w      gpio1_dbclk@1838                         ti,gate-clock           q   Q                   ?  8      dcan1_sys_clk_mux@1888                       ti,mux-clock            q      E                   ?          C          I        timer1_gfclk_mux@1840                        ti,mux-clock          ,  q   P   Q   E   F   G   H   I   R   S   T   U                   ?  @      uart10_gfclk_mux@1880                        ti,mux-clock            q   W   X                   ?           clockdomains             scm_conf@c000            syscon          ?              C           I            axi@0            simple-bus                                   5Q   Q     0               pcie@51000000           ?Q       Q     L               #rc_dbics ti_conf config                                                              Qpci       0  5             0                0  0              .           -           7            +pcie1           H         
  Mpcie-phy0           W   	  X        h              x                     `                                                                                              okay             ti,dra726-pcie-rc      interrupt-controller                                   .           C           I            pcie_ep@51000000             ?Q      (Q     LQ     (            &  #ep_dbics ti_conf ep_dbics2 addr_space                             -                                 +pcie1           H         
  Mpcie-phy0                          	  disabled             ti,dra726-pcie-ep            axi@1            simple-bus                                   5Q  Q    0     0            	  disabled       pcie@51800000           ?Q      Q    L               #rc_dbics ti_conf config               c         d                                    Qpci       0  5             0               00  0              .           -           7           +pcie2           H         
  Mpcie-phy0           x                     `                                                                                               ti,dra726-pcie-rc      interrupt-controller                                   .           C           I               ocmcram@40300000          
   mmio-sram           ?@0             5    @0                                 sram-hs@0            ti,secure-ram           ?                 ocmcram@40400000          	  disabled          
   mmio-sram           ?@@             5    @@                                    ocmcram@40500000          	  disabled          
   mmio-sram           ?@P             5    @P                                    bandgap@4a0021e0          0  ?J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                  y                      C  +        I  +      dsp_system@40d00000          syscon          ?@             C           I         padconf@4844a000             ti,dra7-iodelay         ?HD                                           mmc1_iodelay_ddr50_conf             L      $        0  _      <        H        T                 ,          8   8      D   L      P   [      \   c      (          4          @          L          X              mmc1_iodelay_sdr104_rev10_conf               0  m  ,          8         D          P   /      \         (   }      4   +      @        L        X  _            C           I         mmc1_iodelay_sdr104_rev20_conf                 @  ,          8   (      D   S      P   b      \   j      (   3      4          @  k      L         X            mmc2_iodelay_ddr_conf        \                 w                           ~                                            `                               N                 
                             +                 h                                                                                          d              mmc2_iodelay_hs200_rev10_conf                   _              }         d        f                                          h                                   8        m                O        J      d              C           I         mmc2_iodelay_hs200_rev20_conf                                     x         F      h                         F                 h       x                        '         [                            e                d  h             dma-controller@4a056000          ti,omap4430-sdma            ?J`          0                             	          
                                             C           I         edma@43300000            ti,edma3-tpcc           +tpcc            ?C0           	  #edma3_cc          $        i         h         g         '  edma3_ccint edma3_mperr edma3_ccerrint             @                                        C           I         tptc@43400000            ti,edma3-tptc           +tptc0           ?C@                   r           edma3_tcerrint          C           I         tptc@43500000            ti,edma3-tptc           +tptc1           ?CP                   s           edma3_tcerrint          C           I         gpio@4ae10000            ti,omap4-gpio           ?J                               +gpio1                    /                    .           C           I         gpio@48055000            ti,omap4-gpio           ?HP                              +gpio2                    /                    .         gpio@48057000            ti,omap4-gpio           ?Hp                              +gpio3                    /                    .         gpio@48059000            ti,omap4-gpio           ?H                              +gpio4                    /                    .         gpio@4805b000            ti,omap4-gpio           ?H                              +gpio5                    /                    .           C           I         gpio@4805d000            ti,omap4-gpio           ?H                              +gpio6                    /                    .           C           I         gpio@48051000            ti,omap4-gpio           ?H                              +gpio7                    /                    .           C  0        I  0      gpio@48053000            ti,omap4-gpio           ?H0                   t           +gpio8                    /                    .         serial@4806a000          ti,dra742-uart ti,omap4-uart            ?H            <          C                +uart1           Bl         okay            ;      1      2        @tx rx         serial@4806c000          ti,dra742-uart ti,omap4-uart            ?H                   D           +uart2           Bl       	  disabled            ;      3      4        @tx rx         serial@48020000          ti,dra742-uart ti,omap4-uart            ?H                    E           +uart3           Bl       	  disabled            ;      5      6        @tx rx         serial@4806e000          ti,dra742-uart ti,omap4-uart            ?H                   A           +uart4           Bl       	  disabled            ;      7      8        @tx rx         serial@48066000          ti,dra742-uart ti,omap4-uart            ?H`                   d           +uart5           Bl       	  disabled            ;      ?      @        @tx rx         serial@48068000          ti,dra742-uart ti,omap4-uart            ?H                   e           +uart6           Bl       	  disabled            ;      O      P        @tx rx         serial@48420000          ti,dra742-uart ti,omap4-uart            ?HB                               +uart7           Bl       	  disabled          serial@48422000          ti,dra742-uart ti,omap4-uart            ?HB                               +uart8           Bl       	  disabled          serial@48424000          ti,dra742-uart ti,omap4-uart            ?HB@                              +uart9           Bl       	  disabled          serial@4ae2b000          ti,dra742-uart ti,omap4-uart            ?J                              +uart10          Bl       	  disabled          mailbox@4a0f4000             ti,omap4-mailbox            ?J@          $                                      	  +mailbox1            J           V           h         	  disabled          mailbox@4883a000             ti,omap4-mailbox            ?H          0                                                	  +mailbox2            J           V           h         	  disabled          mailbox@4883c000             ti,omap4-mailbox            ?H          0                                                	  +mailbox3            J           V           h         	  disabled       mbox_pru1_0         z                                     	  disabled          mbox_pru1_1         z                                    	  disabled             mailbox@4883e000             ti,omap4-mailbox            ?H          0                                                	  +mailbox4            J           V           h         	  disabled       mbox_pru2_0         z                                     	  disabled          mbox_pru2_1         z                                    	  disabled             mailbox@48840000             ti,omap4-mailbox            ?H           0                                                	  +mailbox5            J           V           h           okay            C           I      mbox_ipu1_ipc3x         z                                  okay            C           I         mbox_dsp1_ipc3x         z                                  okay            C           I            mailbox@48842000             ti,omap4-mailbox            ?H           0                                                	  +mailbox6            J           V           h           okay            C           I      mbox_ipu2_ipc3x         z                                  okay            C           I            mailbox@48844000             ti,omap4-mailbox            ?H@          0                                            	  +mailbox7            J           V           h         	  disabled          mailbox@48846000             ti,omap4-mailbox            ?H`          0                                            	  +mailbox8            J           V           h         	  disabled          mailbox@4885e000             ti,omap4-mailbox            ?H          0        	         
                           	  +mailbox9            J           V           h         	  disabled          mailbox@48860000             ti,omap4-mailbox            ?H           0                                            
  +mailbox10           J           V           h         	  disabled          mailbox@48862000             ti,omap4-mailbox            ?H           0                                            
  +mailbox11           J           V           h         	  disabled          mailbox@48864000             ti,omap4-mailbox            ?H@          0                                            
  +mailbox12           J           V           h         	  disabled          mailbox@48802000             ti,omap4-mailbox            ?H           0        {         |         }         ~         
  +mailbox13           J           V           h         	  disabled          timer@4ae18000           ti,omap5430-timer           ?J                               +timer1                 timer@48032000           ti,omap5430-timer           ?H                    !           +timer2        timer@48034000           ti,omap5430-timer           ?H@                   "           +timer3          C           I         timer@48036000           ti,omap5430-timer           ?H`                   #           +timer4          C           I         timer@48820000           ti,omap5430-timer           ?H                    $           +timer5          C           I         timer@48822000           ti,omap5430-timer           ?H                    %           +timer6        timer@48824000           ti,omap5430-timer           ?H@                   &           +timer7          C           I         timer@48826000           ti,omap5430-timer           ?H`                   '           +timer8          C           I         timer@4803e000           ti,omap5430-timer           ?H                   (           +timer9          C           I         timer@48086000           ti,omap5430-timer           ?H`                   )           +timer10         C           I         timer@48088000           ti,omap5430-timer           ?H                   *           +timer11         C           I         timer@4ae20000           ti,omap5430-timer           ?J                    Z           +timer12                         timer@48828000           ti,omap5430-timer           ?H                  S           +timer13       timer@4882a000           ti,omap5430-timer           ?H                  T           +timer14       timer@4882c000           ti,omap5430-timer           ?H                  U           +timer15       timer@4882e000           ti,omap5430-timer           ?H                  V           +timer16       wdt@4ae14000             ti,omap3-wdt            ?J@                   K         
  +wd_timer2         spinlock@4a0f6000            ti,omap4-hwspinlock         ?J`          	  +spinlock                     dmm@4e000000             ti,dra7-dmm ti,omap5-dmm            ?N                     l           +dmm       ipu@58820000             ti,dra7-ipu         ?X             #l2ram           +ipu1                       J U         okay                                                            ipu@55020000             ti,dra7-ipu         ?U             #l2ram           +ipu2                       J          okay                                                            dsp@40800000             ti,dra7-dsp         ?@    @     @             #l2ram l1pram l1dram         +dsp1               	  \                      J T         okay                                                         i2c@48070000             ti,omap4-i2c            ?H                    3                                     +i2c1            okay            B    gpio@20          nxp,pcf8575         ?                     /                    .            &                         C  8        I  8      gpio@21          ti,pcf8575 nxp,pcf8575          ?   !                           /                    .            &                         C          I        tlv320aic3106@19            *             ti,tlv320aic3106            ?           ;   (        I           okay            Y           e           r                      C  5        I  5      tps65917@58         ?   X                            ti,tps65917                  .                    C           I      tps65917_pmic            ti,tps65917-pmic                                                                                                    #           2      regulators     smps1           Wsmps1           f P        ~          A         U        C           I         smps2           Wsmps2           f P        ~ 0         U         A      smps3           Wsmps3           f P        ~          U         A      smps4           Wsmps4           f w@        ~ w@         A         U        C  6        I  6      smps5           Wsmps5           f p        ~ p         U         A      ldo1            Wldo1            f w@        ~ 2Z         A         U         g        C           I         ldo2            Wldo2            f w@        ~ w@         g      ldo3            Wldo3            f w@        ~ w@         U         A        C  #        I  #      ldo5            Wldo5            f w@        ~ w@         A         U        C           I         ldo4            Wldo4            f 2Z        ~ 2Z         U        C           I               tps65917_power_button            ti,palmas-pwrbutton          &                           ~                    tc358768@0e          toshiba,tc358768            ?           q           xrefclk                       ports                                port@0          ?       endpoint                                  C  %        I  %         port@1          ?      endpoint                     (  1                               	        C  :        I  :               tlc59116@40                                    ti,tlc59108         ?   @   bl@2          
  backlight           ?           C  7        I  7         gpio@27          nxp,pcf8575         ?   '                 /           C           I         edt-ft5506@38           okay             edt,edt-ft5506 edt,edt-ft5x06           ?   8                                               &                          i2c@48072000             ti,omap4-i2c            ?H                    4                                     +i2c2          	  disabled          i2c@48060000             ti,omap4-i2c            ?H                    8                                     +i2c3          	  disabled          i2c@4807a000             ti,omap4-i2c            ?H                   9                                     +i2c4          	  disabled          i2c@4807c000             ti,omap4-i2c            ?H                   7                                     +i2c5            okay            B    pcf8575@26           ti,pcf8575 nxp,pcf8575          ?   &                 /             +        C           I      p1                                           vin6_sel_s0          ov10633@37           ovti,ov10633            ?   7        q           xxvclk                                 port       endpoint                       $           1           >            C  )        I  )            tca6416@20          okay             ti,tca6416          ?                     /           C           I         ov490@24             ovti,ov490          ?   $      0                                            port       endpoint@0          J            V                               C  *        I  *               mmc@4809c000             ti,dra7-hsmmc ti,omap4-hsmmc            ?H	                   N           +mmc1             a         n        ;      =      >        @tx rx           okay                       q                                                    *  default hs sdr12 sdr25 sdr50 ddr50 sdr104                                 	           	                 	           	)           	3           	=           	G           	Q           	[            mmc@480b4000             ti,dra7-hsmmc ti,omap4-hsmmc            ?H@                   Q           +mmc2             n        ;      /      0        @tx rx           okay            q                            	e         	t        default hs ddr_1_8v hs200_1_8v                     	            	                   	)           	3           	=            mmc@480ad000             ti,dra7-hsmmc ti,omap4-hsmmc            ?H
                   Y           +mmc3             n        ;      M      N        @tx rx         	  disabled            А                                  mmc@480d1000             ti,dra7-hsmmc ti,omap4-hsmmc            ?H                   [           +mmc4             n        ;      9      :        @tx rx           okay            q                                      	           default                     	         	         	                             wlcore@2          
   ti,wl1835           ?            &                          mmu@40d01000             ti,dra7-dsp-iommu           ?@                            
  +mmu0_dsp1           	            	               okay            C           I         mmu@40d02000             ti,dra7-dsp-iommu           ?@                             
  +mmu1_dsp1           	            	              okay            C           I         mmu@58882000             ti,dra7-iommu           ?X                            	  +mmu_ipu1            	             	        okay            C           I         mmu@55082000             ti,dra7-iommu           ?U                            	  +mmu_ipu2            	             	        okay            C           I         pruss_soc_bus@4b226000           ti,am5728-pruss-soc-bus         ?K"`             +pruss1                                    5      	  disabled       pruss@4b200000           ti,am5728-pruss       0  ?K       K       K!     K"`     K"   K#     X      $  #dram0 dram1 shrdram2 cfg iep mii_rt                                   5      	  disabled       intc@4b220000            ti,am5728-pruss-intc            ?K"              #intc          `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                  .         pru@4b234000             ti,am5728-pru           ?K#@   0 K"     K"$            #iram control debug          pru0          	  disabled          pru@4b238000             ti,am5728-pru           ?K#   0 K"@    K"D            #iram control debug          pru1          	  disabled          mdio@4b232400            ti,davinci_mdio                                   q           xfck         	 B@        ?K#$          	  disabled                pruss_soc_bus@4b2a6000           ti,am5728-pruss-soc-bus         ?K*`             +pruss2                                    5      	  disabled       pruss@4b280000           ti,am5728-pruss       0  ?K(      K(      K)     K*`     K*   K+     X      $  #dram0 dram1 shrdram2 cfg iep mii_rt                                   5      	  disabled       intc@4b2a0000            ti,am5728-pruss-intc            ?K*              #intc          `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                  .         pru@4b2b4000             ti,am5728-pru           ?K+@   0 K*     K*$            #iram control debug          pru0          	  disabled          pru@4b2b8000             ti,am5728-pru           ?K+   0 K*@    K*D            #iram control debug          pru1          	  disabled          mdio@4b2b2400            ti,davinci_mdio                                   q           xfck         	 B@        ?K+$          	  disabled                regulator-abb-mpu         
   ti,abb-v3           Wabb_mpu                                    q           	   2        
         (  ?J}   J}   J`   J ;    JX         D  #setup-address control-address int-address efuse-address ldo-address         
           
5           
M         H  
a ,                  @                 v                        C           I         regulator-abb-ivahd       
   ti,abb-v3         
  Wabb_ivahd                                      q           	   2        
         (  ?J~4   J~$   J`   J %   J $p         D  #setup-address control-address int-address efuse-address ldo-address         
@           
5           
M         H  
a                   0                                       regulator-abb-dspeve          
   ti,abb-v3           Wabb_dspeve                                     q           	   2        
         (  ?J~0   J~    J`   J %   J $l         D  #setup-address control-address int-address efuse-address ldo-address         
            
5           
M         H  
a                   0                                       regulator-abb-gpu         
   ti,abb-v3           Wabb_gpu                                    q           	   2        
         (  ?J}   J}   J`   J ;   JT         D  #setup-address control-address int-address efuse-address ldo-address         
           
5           
M         H  
a                   v                                        spi@48098000             ti,omap4-mcspi          ?H	                   <                                     +mcspi1          
m         @  ;      #      $      %      &      '      (      )      *         @tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       	  disabled          spi@4809a000             ti,omap4-mcspi          ?H	                   =                                     +mcspi2          
m            ;      +      ,      -      .        @tx0 rx0 tx1 rx1       	  disabled          spi@480b8000             ti,omap4-mcspi          ?H                   V                                     +mcspi3          
m           ;                    @tx0 rx0       	  disabled          spi@480ba000             ti,omap4-mcspi          ?H                   +                                     +mcspi4          
m           ;      F      G        @tx0 rx0       	  disabled          qspi@4b300000            ti,dra7xxx-qspi         ?K0     \              #qspi_base qspi_mmap         
{   	  X                                  +qspi            q           xfck         
t                 W           okay            
    m25p80@0             s25fl256s1          
         ?            
           
                               partition@0       	  QSPI.SPL            ?             partition@1         QSPI.SPL.backup1            ?            partition@2         QSPI.SPL.backup2            ?            partition@3         QSPI.SPL.backup3            ?            partition@4         QSPI.u-boot         ?            partition@5         QSPI.u-boot-spl-os          ?            partition@6         QSPI.u-boot-env         ?            partition@7         QSPI.u-boot-env.backup1         ?            partition@8         QSPI.kernel         ?            partition@9         QSPI.file-system            ?   b              ocp2scp@4a090000             ti,omap-ocp2scp                                   5        ?J	            	  +ocp2scp3       phy@4A096000             ti,phy-pipe3-sata           ?J	`    J	d    dJ	h    @        #phy_rx phy_tx pll_ctrl          
   	  t        q              xsysclk refclk           
   	          
            C           I         pciephy@4a094000             ti,phy-pipe3-pcie           ?J	@    J	D    d        #phy_rx phy_tx           
              
              q   Y   Z            ^         ;  xdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          
            C           I         pciephy@4a095000             ti,phy-pipe3-pcie           ?J	P    J	T    d        #phy_rx phy_tx           
               
              q   Y   Z            ^         ;  xdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          
          	  disabled            C           I            sata@4a141100            snps,dwc-ahci           ?J     J                   1           H         	  Msata-phy            q           +sata            
         rtc@48838000             ti,am3352-rtc           ?H                                        +rtcss           q   Q      ocp2scp@4a080000             ti,omap-ocp2scp                                   5        ?J            	  +ocp2scp1       phy@4a084000             ti,dra7x-usb2 ti,omap-usb2          ?J@            
   	           q              xwkupclk refclk          
                       C           I         phy@4a085000              ti,dra7x-usb2-phy2 ti,omap-usb2         ?JP            
   	  t        q              xwkupclk refclk          
                       C           I         phy@4a084400             ti,omap-usb3            ?JD    JH    dJL    @        #phy_rx phy_tx pll_ctrl          
   	  p        q                 xwkupclk sysclk refclk           
            C           I            omap_dwc3_1@48880000             ti,dwc3         +usb_otg_ss1         ?H                    H                                                5               usb@48890000          
   snps,dwc3           ?H   p       $         G          G          H           peripheral host otg         H              Musb2-phy usb3-phy           'super-speed         5otg          =         V         o                     omap_dwc3_2@488c0000             ti,dwc3         +usb_otg_ss2         ?H                    W                                                5               usb@488d0000          
   snps,dwc3           ?H   p       $         I          I          W           peripheral host otg         H         	  Musb2-phy            'high-speed          5host             =         V         o         omap_dwc3_3@48900000             ti,dwc3         +usb_otg_ss3         ?H                   X                                                5      	  disabled       usb@48910000          
   snps,dwc3           ?H   p       $         X          X         X           peripheral host otg         'high-speed          5otg          =         V         elm@48078000             ti,am3352-elm           ?H                             +elm         okay            C          I        gpmc@50000000            ti,am3352-gpmc          +gpmc            ?P     |                          ;                 @rxtx                                                                    .                    /         	  disabled            5                      C          I     nand@0,0             ti,omap2-nand           ?                    &                                                   prefetch-dma            bch8                                                                       P        ,   P        >            M   <        `   <        s   
           2                      (           (           P           P           P                                !            8                                partition@0       	  NAND.SPL            ?             partition@1         NAND.SPL.backup1            ?            partition@2         NAND.SPL.backup2            ?            partition@3         NAND.SPL.backup3            ?            partition@4         NAND.u-boot-spl-os          ?            partition@5         NAND.u-boot         ?            partition@6         NAND.u-boot-env         ?            partition@7         NAND.u-boot-env.backup1         ?            partition@8         NAND.kernel         ?             partition@9         NAND.file-system            ?   `              atl@4843c000             ti,dra7-atl         ?HC           +atl         P   D   C   B   A        q           xfck         okay                           B           E   p                
@   V"    atl2            c           g            mcasp@48460000           ti,dra7-mcasp-audio         +mcasp1          ?HF      E             #mpu dat                h          g           tx rx           ;                        @tx rx           q              xfck ahclkx ahclkr         	  disabled          mcasp@48464000           ti,dra7-mcasp-audio         +mcasp2          ?HF@     E             #mpu dat                                     tx rx           ;                        @tx rx           q      	        xfck ahclkx ahclkr         	  disabled          mcasp@48468000           ti,dra7-mcasp-audio         +mcasp3          ?HF     F              #mpu dat                                     tx rx           ;                        @tx rx           q  
          xfck ahclkx          okay            *                         B        k            s           }                                              C  4        I  4      mcasp@4846c000           ti,dra7-mcasp-audio         +mcasp4          ?HF     HC`            #mpu dat                                     tx rx           ;                        @tx rx           q            xfck ahclkx        	  disabled          mcasp@48470000           ti,dra7-mcasp-audio         +mcasp5          ?HG      HC            #mpu dat                                     tx rx           ;                        @tx rx           q            xfck ahclkx        	  disabled          mcasp@48474000           ti,dra7-mcasp-audio         +mcasp6          ?HG@     HD            #mpu dat                                     tx rx           ;                        @tx rx           q            xfck ahclkx        	  disabled          mcasp@48478000           ti,dra7-mcasp-audio         +mcasp7          ?HG     HE             #mpu dat                                     tx rx           ;                        @tx rx           q            xfck ahclkx        	  disabled          mcasp@4847c000           ti,dra7-mcasp-audio         +mcasp8          ?HG     HE@            #mpu dat                                     tx rx           ;                        @tx rx           q            xfck ahclkx        	  disabled          crossbar@4a002a48            ti,irq-crossbar         ?J *H  0                  &           .                                                                                
                             C           I         ethernet@48484000            ti,dra7-cpsw ti,cpsw            +gmac            q          	  xfck cpts                                              $            0           7            DxL        T           ?HH@    HHR   .                                   e      0        N         O         P         Q            5        P   	        okay            p            mdio@48485000            ti,cpsw-mdio ti,davinci_mdio                                      +davinci_mdio            	 B@        ?HHP            C          I        slave@48480200          {                             rgmii         slave@48480300          {              cpsw-phy-sel@4a002554            ti,dra7xx-cpsw-phy-sel          ?J %T         	  #gmii-sel             can@481cc000             ti,dra7-d_can           +dcan1           ?J                	  X                              q          ok          default sleep active                      	)          	3        can@481d0000             ti,dra7-d_can           +dcan2           ?HH                 	  X                             q         	  disabled          gpu@56000000             ti,dra7-sgx544 img,sgx544           ?V              #gpu_ocp_base                              +gpu         q   
   u   v        xiclk fclk1 fclk2          bb2d@59000000            ti,dra7-bb2d            ?Y                     x           +bb2d            q          xfclk            okay          dss@58000000             ti,dra7-dss         ok        	  +dss_core               	  8                                  5        ?X      X @T   X C             #dss pll1_clkctrl pll1           q            xfck video1_clk                dispc@58001000           ti,dra7-dispc           ?X                             
  +dss_dispc           q          xfck            	  4      encoder@58060000             ti,dra7-hdmi             ?X     X    X    X            #wp pll phy core                `           ok        	  +dss_hdmi            q  !  "        xfck sys_clk         ;      L      	  @audio_tx              #   port       endpoint              $        C  1        I  1            ports                                port@0          ?       endpoint              %                   C           I                  epwmss@4843e000           ti,dra746-pwmss ti,am33xx-pwmss         ?HC    0        +epwmss0                                	  disabled             5   pwm@4843e200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      ?HC            q  &         
  xtbclk fck         	  disabled          ecap@4843e100            ti,dra746-ecap ti,am3352-ecap                      ?HC            q           xfck       	  disabled             epwmss@48440000           ti,dra746-pwmss ti,am33xx-pwmss         ?HD     0        +epwmss1                                	  disabled             5   pwm@48440200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      ?HD            q  '         
  xtbclk fck         	  disabled          ecap@48440100            ti,dra746-ecap ti,am3352-ecap                      ?HD            q           xfck       	  disabled             epwmss@48442000           ti,dra746-pwmss ti,am33xx-pwmss         ?HD     0        +epwmss2                                	  disabled             5   pwm@48442200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      ?HD"            q  (         
  xtbclk fck         	  disabled          ecap@48442100            ti,dra746-ecap ti,am3352-ecap                      ?HD!            q           xfck       	  disabled             aes@4b500000             ti,omap4-aes            +aes1            ?KP                    P           ;     o         n            @tx rx           q   
        xfck       aes@4b700000             ti,omap4-aes            +aes2            ?Kp                    ;           ;     r         q            @tx rx           q   
        xfck       des@480a5000             ti,omap4-des            +des         ?H
P                   M           ;      u      t        @tx rx           q   
        xfck       sham@53100000            ti,omap5-sham           +sham            ?K                   .           ;     w            @rx          q   
        xfck       rng@48090000             ti,omap4-rng            +rng         ?H	                     /           q   
        xfck       opp-supply@4a003b20          ti,omap5-opp-supply         ?J ;             ,     @    v            `      vpe          ti,vpe          +vpe         q           xfck       @  ?H     H     H     H     H    <H    HW    H          A  #vpe_top vpe_chr_us0 vpe_chr_us1 vpe_chr_us2 vpe_dei sc csc vpdma                  b                                   vip@0x48970000           ti,vip1       @  ?H    HU    HW    HX    HZ    H\    H]    H          ,  #vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         +vip1                  _                       	  4                                  okay       port@0                                    ?          	  disabled          port@1                                    ?           okay            C           I      endpoint@0                     )         port@2                                    ?         	  disabled          port@3                                    ?         	  disabled             cal@4845b000             ti,dra72-cal            +cal         ?HE    HE    @HE    @      "  #cal_top cal_rx_core0 cal_rx_core1                  w           "   	                                    okay       ports                                port@0          ?       endpoint@0                     *        C           I            port@1          ?                  thermal-zones      cpu_thermal         1           G          U  +       trips      cpu_alert           e         q          Xpassive         C  ,        I  ,      cpu_crit            e H        q        	  Xcritical             cooling-maps       map0            |  ,          -            gpu_thermal         1           G          U  +      trips      gpu_crit            e H        q        	  Xcritical                core_thermal            1           G          U  +      trips      core_crit           e H        q        	  Xcritical                dspeve_thermal          1           G          U  +      trips      dspeve_crit         e H        q        	  Xcritical                iva_thermal         1           G          U  +      trips      iva_crit            e H        q        	  Xcritical                   pmu          arm,cortex-a15-pmu           &                           fixedregulator-evm12v0           regulator-fixed       	  Wevm_12v0            f          ~           A         U        C  .        I  .      fixedregulator-evm5v0            regulator-fixed         Wevm_5v0         f LK@        ~ LK@          .         A         U        C           I         fixedregulator-vsys3v3           regulator-fixed       	  Wvsys_3v3            f 2Z        ~ 2Z          .         A         U        C           I         fixedregulator-evm_3v3           regulator-fixed         Wevm_3v3         f 2Z        ~ 2Z                    A         U        C           I         fixedregulator-aic_dvdd          regulator-fixed       	  Waic_dvdd                       f w@        ~ w@        C           I         fixedregulator-sd            regulator-fixed         Wevm_3v3_sd          f 2Z        ~ 2Z                                             C           I         extcon_usb1          linux,extcon-usb-gpio                            C           I         extcon_usb2          linux,extcon-usb-gpio                            C           I         connector            hdmi-connector          hdmi            Xa      port       endpoint              /        C  2        I  2            encoder          ti,tpd12s015          $                        0          ports                                port@0          ?       endpoint              1        C  $        I  $         port@1          ?      endpoint              2        C  /        I  /               sound0           simple-audio-card           DRA7xx-EVM        H  Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         Headphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         dsp_b             3        A  3         `   simple-audio-card,cpu             4         V"         C  3        I  3      simple-audio-card,codec           5        q   B         fixedregulator-mmcwl             regulator-fixed         Wvmmcwl_fixed            f w@        ~ w@                                   C           I         clk_ov10633_fixed                        fixed-clock         Bn6         C           I         memory@0            Qmemory          ?           @         reserved-memory                                   5   ipu2_cma@95800000            shared-dma-pool         ?                             okay            C           I         dsp1_cma@99000000            shared-dma-pool         ?                               okay            C           I         ipu1_cma@9d000000            shared-dma-pool         ?                               okay            C           I            fixedregulator-evm_1v8           regulator-fixed         Wevm_1v8         f w@        ~ w@          6         A         U        C           I         backlight            led-backlight             7      $                                                   8              C  9        I  9      display          osd,osd101t2045-53ts panel-dpi          lcd           9   panel-timing            B	-ڀ                               p                               )           6           B           $            1            L           V         port       endpoint              :        C           I               tc358768_refclk                      fixed-clock         B1-         C           I            	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 display0 sound0 sound1 display1 interrupts interrupt-controller #interrupt-cells reg linux,phandle device_type operating-points-v2 clocks clock-names clock-latency cooling-min-level cooling-max-level #cooling-cells vbb-supply vdd-supply ti,syscon-efuse ti,syscon-rev opp-hz opp-microvolt opp-supported-hw opp-suspend ti,hwmods ranges interrupts-extended syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two assigned-clocks assigned-clock-rates assigned-clock-parents ti,dividers ti,set-rate-parent reg-names num-lanes linux,pci-domain phys phy-names syscon-lane-conf syscon-lane-sel interrupt-map-mask interrupt-map status num-ib-windows num-ob-windows syscon-legacy-mode #thermal-sensor-cells pinctrl-pin-array dma-channels interrupt-names ti,tptcs gpio-controller #gpio-cells dmas dma-names #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,timer-alwon ti,timer-secure #hwlock-cells iommus ti,rproc-standby-info mboxes timers watchdog-timers memory-region syscon-bootreg lines-initial-states #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply ti,system-power-controller smps1-in-supply smps2-in-supply smps3-in-supply smps4-in-supply smps5-in-supply ldo1-in-supply ldo2-in-supply ldo3-in-supply ldo4-in-supply ldo5-in-supply regulator-always-on regulator-boot-on regulator-allow-bypass wakeup-source ti,palmas-long-press-seconds reset-gpios remote-endpoint data-lines label touchscreen-size-x touchscreen-size-y gpio-hog output-low line-name mux-gpios hsync-active vsync-active pclk-sample clock-lanes data-lanes ti,dual-volt ti,needs-special-reset pbias-supply max-frequency sd-uhs-sdr104 sd-uhs-sdr50 sd-uhs-ddr50 sd-uhs-sdr25 sd-uhs-sdr12 pinctrl-names pinctrl-0 vmmc-supply bus-width cd-gpios vmmc_aux-supply pinctrl-1 pinctrl-2 pinctrl-3 pinctrl-4 pinctrl-5 pinctrl-6 mmc-hs200-1_8v mmc-ddr-1_8v ti,non-removable cap-power-off-card keep-power-in-suspend #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back bus_freq ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info ti,spi-num-cs syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width syscon-phy-power syscon-pllreset #phy-cells syscon-pcs ports-implemented phy-supply utmi-mode extcon maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,devctrl_halt_quirk gpmc,num-cs gpmc,num-waitpins rb-gpios ti,nand-xfer-type ti,nand-ecc-opt ti,elm-id nand-bus-width gpmc,device-width gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,access-ns gpmc,wr-access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns ti,provided-clocks bws aws op-mode tdm-slots serial-dir tx-num-evt rx-num-evt ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map cpdma_channels ale_entries bd_ram_size mac_control slaves active_slave cpts_clock_mult cpts_clock_shift ti,no-idle mode-gpios mac-address phy_id phy-mode syscon-raminit syscon-pll-ctrl vdda_video-supply syscon-pol vdda-supply #pwm-cells ti,efuse-settings ti,absolute-max-voltage-uv slave-mode syscon-camerrx polling-delay-passive polling-delay thermal-sensors temperature hysteresis trip cooling-device vin-supply enable-active-high gpio id-gpio simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency reusable leds brightness-levels default-brightness-level enable-gpios backlight hactive vactive hfront-porch hback-porch hsync-len vfront-porch vback-porch vsync-len de-active pixelclk-active 