    8 \   (            ` $                                                         ti,dra76-evm ti,dra762 ti,dra7           &            7TI DRA762 EVM      chosen           =/ocp/serial@4806a000          aliases          I/ocp/i2c@48070000            N/ocp/i2c@48072000            S/ocp/i2c@48060000            X/ocp/i2c@4807a000            ]/ocp/i2c@4807c000            b/ocp/serial@4806a000             j/ocp/serial@4806c000             r/ocp/serial@48020000             z/ocp/serial@4806e000             /ocp/serial@48066000             /ocp/serial@48068000             /ocp/serial@48420000             /ocp/serial@48422000             /ocp/serial@48424000             /ocp/serial@4ae2b000          &   /ocp/ethernet@48484000/slave@48480200         &   /ocp/ethernet@48484000/slave@48480300            /ocp/can@481cc000            /ocp/can@481d0000            /ocp/qspi@4b300000           /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000            /ocp/dsp@41000000            /connector@1             /sound0       #  /ocp/dss@58000000/encoder@58060000        timer            arm,armv7-timer       0                                
           &         interrupt-controller@48211000            arm,cortex-a15-gic                   ,         @  =    H!            H!             H!@             H!`                       	           &           A           G         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu                    ,           =    H(                 &           A           G         cpus                                 cpu@0           Ocpu          arm,cortex-a15          =            [           o           vcpu                                                                          A  $        G  $      cpu@1           Ocpu          arm,cortex-a15          =           [            opp_table0           operating-points-v2-ti-cpu                                                   A           G      opp_nom@1000000000              ;         	 , P 0 , P 0                       (      opp_od@1176000000               FV         	 @  @ @  @                    opp_high@1500000000             Yh/         	 v ~  v ~                     opp_plus@1800000000             kI         	  ~   ~                        soc          ti,omap-infra      mpu          ti,omap5-mpu            4mpu          ocp          ti,dra7-l3-noc simple-bus                                    >                       4l3_main_1 l3_main_2          =    D              E                   E                       
      l4@4a000000          ti,dra7-l4-cfg simple-bus                                    >    J    "    scm@2000             ti,dra7-scm-core simple-bus         =                                         >               scm_conf@0           syscon simple-bus           =                                        >                   A   	        G   	   pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         =              Y   	   pbias_mmc_omap5         `pbias_mmc_omap5         o w@         2Z        A           G            clocks                               dss_deshdcp_clk@558                      ti,gate-clock           o   
                    =  X      ehrpwm0_tbclk@558                        ti,gate-clock           o                      =  X        A          G        ehrpwm1_tbclk@558                        ti,gate-clock           o                      =  X        A          G        ehrpwm2_tbclk@558                        ti,gate-clock           o                      =  X        A          G        sys_32k_ck                       ti,mux-clock            o                               =          A   S        G   S      dpll_gmac_h14x2_ctrl_ck@3fc                      ti,divider-clock            o              ?        =                                           Ĵ         A           G         dpll_gmac_h14x2_ctrl_mux_ck@3fc                      ti,mux-clock            o              =                                                      A           G         mcan_clk@3fc                         ti,gate-clock           o                      =          A  !        G  !            pinmux@1400          ti,dra7-padconf pinctrl-single          =     h                                             ,                                :?        A           G      mmc1_pins_default         0  W  T     X     \     `     d     h           A           G         mmc1_pins_sdr12       0  W  T     X     \     `     d     h         mmc1_pins_hs          0  W  T   X   \   `   d   h         A           G         mmc1_pins_sdr25       0  W  T   X   \   `   d   h       mmc1_pins_sdr50       0  W  T   X   \   `   d   h       mmc1_pins_ddr50       0  W  T    X    \    `    d    h        mmc1_pins_sdr104          0  W  T    X    \    `    d    h        mmc2_pins_default         P  W                                                          A           G         mmc2_pins_hs          P  W                                                          A           G         mmc2_pins_ddr         P  W                                                          A           G         mmc2_pins_hs200       P  W                                                A           G         mmc3_pins_default         0  W  |                            mmc3_pins_hs          0  W  |                            mmc3_pins_sdr12       0  W  |                            mmc3_pins_sdr25       0  W  |                            mmc3_pins_sdr50       0  W  |                            mmc4_pins_default         0  W                        mmc4_pins_sdr12       0  W                        mmc4_pins_hs          0  W                        mmc4_pins_sdr25       0  W                           scm_conf@1c04            syscon          =              A           G         scm_conf@1c24            syscon          =  $   $        A           G         dma-router@b78           ti,dra7-dma-crossbar            =  x           k           v                                  A           G         dma-router@c78           ti,dra7-dma-crossbar            =  x   |        k           v                                  A           G            cm_core_aon@5000             ti,dra7-cm-core-aon         =  P        clocks                               atl_clkin0_ck                        ti,dra7-atl-clock           o           A   F        G   F      atl_clkin1_ck                        ti,dra7-atl-clock           o           A   E        G   E      atl_clkin2_ck                        ti,dra7-atl-clock           o           A   D        G   D      atl_clkin3_ck                        ti,dra7-atl-clock           o           A   C        G   C      hdmi_clkin_ck                        fixed-clock                     A   3        G   3      mlb_clkin_ck                         fixed-clock                     A           G         mlbp_clkin_ck                        fixed-clock                     A           G         pciesref_acs_clk_ck                      fixed-clock                  A   ]        G   ]      ref_clkin0_ck                        fixed-clock                     A   H        G   H      ref_clkin1_ck                        fixed-clock                     A   I        G   I      ref_clkin2_ck                        fixed-clock                     A   J        G   J      ref_clkin3_ck                        fixed-clock                     A   K        G   K      rmii_clk_ck                      fixed-clock                     A   t        G   t      sdvenc_clkin_ck                      fixed-clock                   secure_32k_clk_src_ck                        fixed-clock                    A           G         sys_clk32_crystal_ck                         fixed-clock                    A           G         sys_clk32_pseudo_ck                      fixed-factor-clock          o                        b        A           G         virt_12000000_ck                         fixed-clock                   A           G         virt_13000000_ck                         fixed-clock          ]@      virt_16800000_ck                         fixed-clock          Y         A           G         virt_19200000_ck                         fixed-clock         $         A           G         virt_20000000_ck                         fixed-clock         1-         A           G         virt_26000000_ck                         fixed-clock                 A           G         virt_27000000_ck                         fixed-clock                 A           G         virt_38400000_ck                         fixed-clock         I         A           G         sys_clkin2                       fixed-clock         X         A   G        G   G      usb_otg_clkin_ck                         fixed-clock                     A           G         video1_clkin_ck                      fixed-clock                     A   <        G   <      video1_m2_clkin_ck                       fixed-clock                     A   2        G   2      video2_clkin_ck                      fixed-clock                     A   =        G   =      video2_m2_clkin_ck                       fixed-clock                     A   1        G   1      dpll_abe_ck@1e0                      ti,omap4-dpll-m4xen-clock           o              =                A           G         dpll_abe_x2_ck                       ti,omap4-dpll-x2-clock          o           A           G         dpll_abe_m2x2_ck@1f0                         ti,divider-clock            o                                 =                            A           G         abe_clk@108                      ti,divider-clock            o                      =                   A           G         dpll_abe_m2_ck@1f0                       ti,divider-clock            o                                 =                            A   r        G   r      dpll_abe_m3x2_ck@1f4                         ti,divider-clock            o                                 =                            A           G         dpll_core_byp_mux@12c                        ti,mux-clock            o                         =  ,        A           G         dpll_core_ck@120                         ti,omap4-dpll-core-clock            o              =     $  ,  (        A           G         dpll_core_x2_ck                      ti,omap4-dpll-x2-clock          o           A           G         dpll_core_h12x2_ck@13c                       ti,divider-clock            o              ?                   =  <                          A           G         mpu_dpll_hs_clk_div                      fixed-factor-clock          o                                 A            G          dpll_mpu_ck@160                      ti,omap5-mpu-dpll-clock         o               =  `  d  l  h        A           G         dpll_mpu_m2_ck@170                       ti,divider-clock            o                                 =  p                          A   !        G   !      mpu_dclk_div                         fixed-factor-clock          o   !                              A           G         dsp_dpll_hs_clk_div                      fixed-factor-clock          o                                 A   "        G   "      dpll_dsp_byp_mux@240                         ti,mux-clock            o      "                   =  @        A   #        G   #      dpll_dsp_ck@234                      ti,omap4-dpll-clock         o      #        =  4  8  @  <           $        #F         A   $        G   $      dpll_dsp_m2_ck@244                       ti,divider-clock            o   $                              =  D                             %        #F         A   %        G   %      iva_dpll_hs_clk_div                      fixed-factor-clock          o                                 A   &        G   &      dpll_iva_byp_mux@1ac                         ti,mux-clock            o      &                   =          A   '        G   '      dpll_iva_ck@1a0                      ti,omap4-dpll-clock         o      '        =                   (        Ep}@        A   (        G   (      dpll_iva_m2_ck@1b0                       ti,divider-clock            o   (                              =                               )        %        A   )        G   )      iva_dclk                         fixed-factor-clock          o   )                              A           G         dpll_gpu_byp_mux@2e4                         ti,mux-clock            o                         =          A   *        G   *      dpll_gpu_ck@2d8                      ti,omap4-dpll-clock         o      *        =                   +        Ly@        A   +        G   +      dpll_gpu_m2_ck@2e8                       ti,divider-clock            o   +                              =                               ,        _(k        A   ,        G   ,      dpll_core_m2_ck@130                      ti,divider-clock            o                                 =  0                          A   -        G   -      core_dpll_out_dclk_div                       fixed-factor-clock          o   -                              A           G         dpll_ddr_byp_mux@21c                         ti,mux-clock            o                         =          A   .        G   .      dpll_ddr_ck@210                      ti,omap4-dpll-clock         o      .        =                A   /        G   /      dpll_ddr_m2_ck@220                       ti,divider-clock            o   /                              =                             A           G         dpll_gmac_byp_mux@2b4                        ti,mux-clock            o                         =          A   0        G   0      dpll_gmac_ck@2a8                         ti,omap4-dpll-clock         o      0        =                A           G         dpll_gmac_m2_ck@2b8                      ti,divider-clock            o                                 =                            A           G         video2_dclk_div                      fixed-factor-clock          o   1                              A           G         video1_dclk_div                      fixed-factor-clock          o   2                              A           G         hdmi_dclk_div                        fixed-factor-clock          o   3                              A           G         per_dpll_hs_clk_div                      fixed-factor-clock          o                                 A   a        G   a      usb_dpll_hs_clk_div                      fixed-factor-clock          o                                 A   e        G   e      eve_dpll_hs_clk_div                      fixed-factor-clock          o                                 A   4        G   4      dpll_eve_byp_mux@290                         ti,mux-clock            o      4                   =          A   5        G   5      dpll_eve_ck@284                      ti,omap4-dpll-clock         o      5        =                A   6        G   6      dpll_eve_m2_ck@294                       ti,divider-clock            o   6                              =                            A   7        G   7      eve_dclk_div                         fixed-factor-clock          o   7                              A           G         dpll_core_h13x2_ck@140                       ti,divider-clock            o              ?                   =  @                        dpll_core_h14x2_ck@144                       ti,divider-clock            o              ?                   =  D                          A   u        G   u      dpll_core_h22x2_ck@154                       ti,divider-clock            o              ?                   =  T                          A   >        G   >      dpll_core_h23x2_ck@158                       ti,divider-clock            o              ?                   =  X                          A           G         dpll_core_h24x2_ck@15c                       ti,divider-clock            o              ?                   =  \                          A          G        dpll_ddr_x2_ck                       ti,omap4-dpll-x2-clock          o   /        A   8        G   8      dpll_ddr_h11x2_ck@228                        ti,divider-clock            o   8           ?                   =  (                        dpll_dsp_x2_ck                       ti,omap4-dpll-x2-clock          o   $        A   9        G   9      dpll_dsp_m3x2_ck@248                         ti,divider-clock            o   9                              =  H                             :        ׄ         A   :        G   :      dpll_gmac_x2_ck                      ti,omap4-dpll-x2-clock          o           A           G         dpll_gmac_h11x2_ck@2c0                       ti,divider-clock            o              ?                   =                            A   ;        G   ;      dpll_gmac_h12x2_ck@2c4                       ti,divider-clock            o              ?                   =                          dpll_gmac_h13x2_ck@2c8                       ti,divider-clock            o              ?                   =                            A           G         dpll_gmac_m3x2_ck@2bc                        ti,divider-clock            o                                 =                          gmii_m_clk_div                       fixed-factor-clock          o   ;                            hdmi_clk2_div                        fixed-factor-clock          o   3                              A   Q        G   Q      hdmi_div_clk                         fixed-factor-clock          o   3                              A   W        G   W      l3_iclk_div@100                      ti,divider-clock                                  =           o                    A   
        G   
      l4_root_clk_div                      fixed-factor-clock          o   
                              A           G         video1_clk2_div                      fixed-factor-clock          o   <                              A   O        G   O      video1_div_clk                       fixed-factor-clock          o   <                              A   U        G   U      video2_clk2_div                      fixed-factor-clock          o   =                              A   P        G   P      video2_div_clk                       fixed-factor-clock          o   =                              A   V        G   V      ipu1_gfclk_mux@520                       ti,mux-clock            o      >                   =              ?           >        A   ?        G   ?      mcasp1_ahclkr_mux@550                        ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =  P        A           G         mcasp1_ahclkx_mux@550                        ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =  P        A           G         mcasp1_aux_gfclk_mux@550                         ti,mux-clock            o   N   O   P   Q                   =  P        A           G         timer5_gfclk_mux@558                         ti,mux-clock          0  o   R   S   G   H   I   J   K   T   U   V   W   X                   =  X      timer6_gfclk_mux@560                         ti,mux-clock          0  o   R   S   G   H   I   J   K   T   U   V   W   X                   =  `      timer7_gfclk_mux@568                         ti,mux-clock          0  o   R   S   G   H   I   J   K   T   U   V   W   X                   =  h      timer8_gfclk_mux@570                         ti,mux-clock          0  o   R   S   G   H   I   J   K   T   U   V   W   X                   =  p      uart6_gfclk_mux@580                      ti,mux-clock            o   Y   Z                   =        dummy_ck                         fixed-clock                      clockdomains             cm_core@8000             ti,dra7-cm-core         =     0    clocks                               dpll_pcie_ref_ck@200                         ti,omap4-dpll-clock         o              =                 A   [        G   [      dpll_pcie_ref_m2ldo_ck@210                       ti,divider-clock            o   [                              =                            A   \        G   \      apll_pcie_in_clk_mux@4ae06118            ti,mux-clock            o   \   ]                    =                        A   ^        G   ^      apll_pcie_ck@21c                         ti,dra7-apll-clock          o   ^   [        =             A   _        G   _      optfclk_pciephy1_32khz@4a0093b0          ti,gate-clock           o   S                    =                     A           G         optfclk_pciephy2_32khz@4a0093b8          ti,gate-clock           o   S                    =                     A           G         optfclk_pciephy_div@4a00821c             ti,divider-clock            o   _                    =                                              A   `        G   `      optfclk_pciephy1_clk@4a0093b0            ti,gate-clock           o   _                    =             	        A           G         optfclk_pciephy2_clk@4a0093b8            ti,gate-clock           o   _                    =             	        A           G         optfclk_pciephy1_div_clk@4a0093b0            ti,gate-clock           o   `                    =             
        A           G         optfclk_pciephy2_div_clk@4a0093b8            ti,gate-clock           o   `                    =             
        A           G         apll_pcie_clkvcoldo                      fixed-factor-clock          o   _                            apll_pcie_clkvcoldo_div                      fixed-factor-clock          o   _                            apll_pcie_m2_ck                      fixed-factor-clock          o   _                              A           G         dpll_per_byp_mux@14c                         ti,mux-clock            o      a                   =  L        A   b        G   b      dpll_per_ck@140                      ti,omap4-dpll-clock         o      b        =  @  D  L  H        A   c        G   c      dpll_per_m2_ck@150                       ti,divider-clock            o   c                              =  P                          A   d        G   d      func_96m_aon_dclk_div                        fixed-factor-clock          o   d                              A           G         dpll_usb_byp_mux@18c                         ti,mux-clock            o      e                   =          A   f        G   f      dpll_usb_ck@180                      ti,omap4-dpll-j-type-clock          o      f        =                A   g        G   g      dpll_usb_m2_ck@190                       ti,divider-clock            o   g                              =                            A   j        G   j      dpll_pcie_ref_m2_ck@210                      ti,divider-clock            o   [                              =                            A           G         dpll_per_x2_ck                       ti,omap4-dpll-x2-clock          o   c        A   h        G   h      dpll_per_h11x2_ck@158                        ti,divider-clock            o   h           ?                   =  X                          A   i        G   i      dpll_per_h12x2_ck@15c                        ti,divider-clock            o   h           ?                   =  \                          A   m        G   m      dpll_per_h13x2_ck@160                        ti,divider-clock            o   h           ?                   =  `                          A           G         dpll_per_h14x2_ck@164                        ti,divider-clock            o   h           ?                   =  d                          A   v        G   v      dpll_per_m2x2_ck@150                         ti,divider-clock            o   h                              =  P                          A   Z        G   Z      dpll_usb_clkdcoldo                       fixed-factor-clock          o   g                              A   l        G   l      func_128m_clk                        fixed-factor-clock          o   i                              A   z        G   z      func_12m_fclk                        fixed-factor-clock          o   Z                            func_24m_clk                         fixed-factor-clock          o   d                              A   B        G   B      func_48m_fclk                        fixed-factor-clock          o   Z                              A   Y        G   Y      func_96m_fclk                        fixed-factor-clock          o   Z                            l3init_60m_fclk@104                      ti,divider-clock            o   j        =                      clkout2_clk@6b0                      ti,gate-clock           o   k                   =        l3init_960m_gfclk@6c0                        ti,gate-clock           o   l                   =          A   q        G   q      dss_32khz_clk@1120                       ti,gate-clock           o   S                   =         dss_48mhz_clk@1120                       ti,gate-clock           o   Y           	        =           A          G        dss_dss_clk@1120                         ti,gate-clock           o   m                   =            &        A          G        dss_hdmi_clk@1120                        ti,gate-clock           o   n           
        =           A          G        dss_video1_clk@1120                      ti,gate-clock           o   o                   =           A          G        dss_video2_clk@1120                      ti,gate-clock           o   p                   =           A          G        gpio2_dbclk@1760                         ti,gate-clock           o   S                   =  `      gpio3_dbclk@1768                         ti,gate-clock           o   S                   =  h      gpio4_dbclk@1770                         ti,gate-clock           o   S                   =  p      gpio5_dbclk@1778                         ti,gate-clock           o   S                   =  x      gpio6_dbclk@1780                         ti,gate-clock           o   S                   =        gpio7_dbclk@1810                         ti,gate-clock           o   S                   =        gpio8_dbclk@1818                         ti,gate-clock           o   S                   =        mmc1_clk32k@1328                         ti,gate-clock           o   S                   =  (      mmc2_clk32k@1330                         ti,gate-clock           o   S                   =  0      mmc3_clk32k@1820                         ti,gate-clock           o   S                   =         mmc4_clk32k@1828                         ti,gate-clock           o   S                   =  (      sata_ref_clk@1388                        ti,gate-clock           o                      =          A           G         usb_otg_ss1_refclk960m@13f0                      ti,gate-clock           o   q                   =          A           G         usb_otg_ss2_refclk960m@1340                      ti,gate-clock           o   q                   =  @        A           G         usb_phy1_always_on_clk32k@640                        ti,gate-clock           o   S                   =  @        A           G         usb_phy2_always_on_clk32k@688                        ti,gate-clock           o   S                   =          A           G         usb_phy3_always_on_clk32k@698                        ti,gate-clock           o   S                   =          A           G         atl_dpll_clk_mux@c00                         ti,mux-clock            o   S   <   =   3                   =           A   s        G   s      atl_gfclk_mux@c00                        ti,mux-clock            o   
   r   s                   =           A           G         rmii_50mhz_clk_mux@13d0                      ti,mux-clock            o   ;   t                   =        gmac_rft_clk_mux@13d0                        ti,mux-clock            o   <   =   r   3   
                   =          A  	        G  	      gpu_core_gclk_mux@1220                       ti,mux-clock            o   u   v   ,                   =              w           ,        A   w        G   w      gpu_hyd_gclk_mux@1220                        ti,mux-clock            o   u   v   ,                   =              x           ,        A   x        G   x      l3instr_ts_gclk_div@e50                      ti,divider-clock            o   y                   =  P                        mcasp2_ahclkr_mux@1860                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =  `        A           G         mcasp2_ahclkx_mux@1860                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =  `        A           G         mcasp2_aux_gfclk_mux@1860                        ti,mux-clock            o   N   O   P   Q                   =  `        A           G         mcasp3_ahclkx_mux@1868                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =  h        A           G         mcasp3_aux_gfclk_mux@1868                        ti,mux-clock            o   N   O   P   Q                   =  h        A           G         mcasp4_ahclkx_mux@1898                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =          A           G         mcasp4_aux_gfclk_mux@1898                        ti,mux-clock            o   N   O   P   Q                   =          A           G         mcasp5_ahclkx_mux@1878                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =  x        A          G        mcasp5_aux_gfclk_mux@1878                        ti,mux-clock            o   N   O   P   Q                   =  x        A           G         mcasp6_ahclkx_mux@1904                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =          A          G        mcasp6_aux_gfclk_mux@1904                        ti,mux-clock            o   N   O   P   Q                   =          A          G        mcasp7_ahclkx_mux@1908                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =          A          G        mcasp7_aux_gfclk_mux@1908                        ti,mux-clock            o   N   O   P   Q                   =          A          G        mcasp8_ahclkx_mux@1890                       ti,mux-clock          8  o   @   A   B   C   D   E   F   G   H   I   J   K   L   M                   =          A          G        mcasp8_aux_gfclk_mux@1890                        ti,mux-clock            o   N   O   P   Q                   =          A          G        mmc1_fclk_mux@1328                       ti,mux-clock            o   z   Z                   =  (        A   {        G   {      mmc1_fclk_div@1328                       ti,divider-clock            o   {                              =  (               mmc2_fclk_mux@1330                       ti,mux-clock            o   z   Z                   =  0        A   |        G   |      mmc2_fclk_div@1330                       ti,divider-clock            o   |                              =  0               mmc3_gfclk_mux@1820                      ti,mux-clock            o   Y   Z                   =           A   }        G   }      mmc3_gfclk_div@1820                      ti,divider-clock            o   }                              =                  mmc4_gfclk_mux@1828                      ti,mux-clock            o   Y   Z                   =  (        A   ~        G   ~      mmc4_gfclk_div@1828                      ti,divider-clock            o   ~                              =  (               qspi_gfclk_mux@1838                      ti,mux-clock            o   z                      =  8        A           G         qspi_gfclk_div@1838                      ti,divider-clock            o                                 =  8                 A           G         timer10_gfclk_mux@1728                       ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  (      timer11_gfclk_mux@1730                       ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  0      timer13_gfclk_mux@17c8                       ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =        timer14_gfclk_mux@17d0                       ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =        timer15_gfclk_mux@17d8                       ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =        timer16_gfclk_mux@1830                       ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  0      timer2_gfclk_mux@1738                        ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  8      timer3_gfclk_mux@1740                        ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  @      timer4_gfclk_mux@1748                        ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  H      timer9_gfclk_mux@1750                        ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  P      uart1_gfclk_mux@1840                         ti,mux-clock            o   Y   Z                   =  @      uart2_gfclk_mux@1848                         ti,mux-clock            o   Y   Z                   =  H      uart3_gfclk_mux@1850                         ti,mux-clock            o   Y   Z                   =  P      uart4_gfclk_mux@1858                         ti,mux-clock            o   Y   Z                   =  X      uart5_gfclk_mux@1870                         ti,mux-clock            o   Y   Z                   =  p      uart7_gfclk_mux@18d0                         ti,mux-clock            o   Y   Z                   =        uart8_gfclk_mux@18e0                         ti,mux-clock            o   Y   Z                   =        uart9_gfclk_mux@18e8                         ti,mux-clock            o   Y   Z                   =        vip1_gclk_mux@1020                       ti,mux-clock            o   
                      =         vip2_gclk_mux@1028                       ti,mux-clock            o   
                      =  (      vip3_gclk_mux@1030                       ti,mux-clock            o   
                      =  0         clockdomains       coreaon_clkdm            ti,clockdomain          o   g               l4@4ae00000          ti,dra7-l4-wkup simple-bus                                   >    J       counter@4000             ti,omap-counter32k          =  @    @        4counter_32k       prm@6000             ti,dra7-prm         =  `   0                      clocks                               sys_clkin1@110                       ti,mux-clock            o                             =                   A           G         abe_dpll_sys_clk_mux@118                         ti,mux-clock            o      G        =          A           G         abe_dpll_bypass_clk_mux@114                      ti,mux-clock            o      S        =          A           G         abe_dpll_clk_mux@10c                         ti,mux-clock            o      S        =          A           G         abe_24m_fclk@11c                         ti,divider-clock            o           =                        A   @        G   @      aess_fclk@178                        ti,divider-clock            o           =  x                   A           G         abe_giclk_div@174                        ti,divider-clock            o           =  t                   A   T        G   T      abe_lp_clk_div@1d8                       ti,divider-clock            o           =                         A           G         abe_sys_clk_div@120                      ti,divider-clock            o           =                      A   A        G   A      adc_gfclk_mux@1dc                        ti,mux-clock            o      G   S        =        sys_clk1_dclk_div@1c8                        ti,divider-clock            o              @        =                   A           G         sys_clk2_dclk_div@1cc                        ti,divider-clock            o   G           @        =                   A           G         per_abe_x1_dclk_div@1bc                      ti,divider-clock            o   r           @        =                   A           G         dsp_gclk_div@18c                         ti,divider-clock            o   %           @        =                   A           G         gpu_dclk@1a0                         ti,divider-clock            o   ,           @        =                   A           G         emif_phy_dclk_div@190                        ti,divider-clock            o              @        =                   A           G         gmac_250m_dclk_div@19c                       ti,divider-clock            o              @        =                   A           G         gmac_main_clk                        fixed-factor-clock          o                                 A          G        l3init_480m_dclk_div@1ac                         ti,divider-clock            o   j           @        =                   A           G         usb_otg_dclk_div@184                         ti,divider-clock            o              @        =                   A           G         sata_dclk_div@1c0                        ti,divider-clock            o              @        =                   A           G         pcie2_dclk_div@1b8                       ti,divider-clock            o              @        =                   A           G         pcie_dclk_div@1b4                        ti,divider-clock            o              @        =                   A           G         emu_dclk_div@194                         ti,divider-clock            o              @        =                   A           G         secure_32k_dclk_div@1c4                      ti,divider-clock            o              @        =                   A           G         clkoutmux0_clk_mux@158                       ti,mux-clock          X  o                                                                          =  X        A   X        G   X      clkoutmux1_clk_mux@15c                       ti,mux-clock          X  o                                                                          =  \      clkoutmux2_clk_mux@160                       ti,mux-clock          X  o                                                                          =  `        A   k        G   k      custefuse_sys_gfclk_div                      fixed-factor-clock          o                               eve_clk@180                      ti,mux-clock            o   7   :        =        hdmi_dpll_clk_mux@164                        ti,mux-clock            o      G        =  d        A   n        G   n      mlb_clk@134                      ti,divider-clock            o              @        =  4                 A   L        G   L      mlbp_clk@130                         ti,divider-clock            o              @        =  0                 A   M        G   M      per_abe_x1_gfclk2_div@138                        ti,divider-clock            o   r           @        =  8                 A   N        G   N      timer_sys_clk_div@144                        ti,divider-clock            o           =  D                   A   R        G   R      video1_dpll_clk_mux@168                      ti,mux-clock            o      G        =  h        A   o        G   o      video2_dpll_clk_mux@16c                      ti,mux-clock            o      G        =  l        A   p        G   p      wkupaon_iclk_mux@108                         ti,mux-clock            o              =          A   y        G   y      gpio1_dbclk@1838                         ti,gate-clock           o   S                   =  8      dcan1_sys_clk_mux@1888                       ti,mux-clock            o      G                   =          A          G        timer1_gfclk_mux@1840                        ti,mux-clock          ,  o   R   S   G   H   I   J   K   T   U   V   W                   =  @      uart10_gfclk_mux@1880                        ti,mux-clock            o   Y   Z                   =           clockdomains             scm_conf@c000            syscon          =              A           G            axi@0            simple-bus                                   >Q   Q     0               pcie@51000000           =Q       Q     L               9rc_dbics ti_conf config                                                              Opci       0  >             0                0  0              ,           C           M            4pcie1           ^              cpcie-phy0 pcie-phy1         m   	  X        ~                                   `                                                                                              okay             ti,dra746-pcie-rc      interrupt-controller                                   ,           A           G            pcie_ep@51000000             =Q      (Q     LQ     (            &  9ep_dbics ti_conf ep_dbics2 addr_space                             C                                 4pcie1           ^         
  cpcie-phy0                          	  disabled             ti,dra746-pcie-ep            axi@1            simple-bus                                   >Q  Q    0     0            	  disabled       pcie@51800000           =Q      Q    L               9rc_dbics ti_conf config               c         d                                    Opci       0  >             0               00  0              ,           C           M           4pcie2           ^         
  cpcie-phy0                                `                                                                                               ti,dra746-pcie-rc      interrupt-controller                                   ,           A           G               ocmcram@40300000          
   mmio-sram           =@0             >    @0                                 sram-hs@0            ti,secure-ram           =                 ocmcram@40400000          	  disabled          
   mmio-sram           =@@             >    @@                                    ocmcram@40500000          	  disabled          
   mmio-sram           =@P             >    @P                                    bandgap@4a0021e0          0  =J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                  y                      A  "        G  "      dsp_system@40d00000          syscon          =@             A           G         padconf@4844a000             ti,dra7-iodelay         =HD                                           mmc1_iodelay_ddr_conf                     $          0  v      <         H   8      T             K      (          ,          4          8         @          D          L          P          X          \              mmc1_iodelay_sdr104_conf                 |      (          ,          4          8          @          D          L          P          X          \              mmc2_iodelay_hs200_conf                                       U                                  E        &                         d                  C                            $      d        h   H            A           G         mmc3_iodelay_manual1_conf             x          ]                                                                                                                                                            mmc3_iodelay_sdr50_conf           x  T         ^         z                             [                             9                                                          w                              mmc4_iodelay_manual1_conf             @          H  {      L  *      P          T          p  u      t          x          |     @                                                   |   ,                          mmc4_iodelay_default_conf             @          H          L  3      P          T          p        t          x          |  e                                                        C                                 dma-controller@4a056000          ti,omap4430-sdma            =J`          0                             	          
           k                       v           A           G         edma@43300000            ti,edma3-tpcc           4tpcc            =C0           	  9edma3_cc          $        i         h         g         '  edma3_ccint edma3_mperr edma3_ccerrint          v   @        k           ,                     A           G         tptc@43400000            ti,edma3-tptc           4tptc0           =C@                   r           edma3_tcerrint          A           G         tptc@43500000            ti,edma3-tptc           4tptc1           =CP                   s           edma3_tcerrint          A           G         gpio@4ae10000            ti,omap4-gpio           =J                               4gpio1            5        E                    ,           A           G         gpio@48055000            ti,omap4-gpio           =HP                              4gpio2            5        E                    ,         gpio@48057000            ti,omap4-gpio           =Hp                              4gpio3            5        E                    ,         gpio@48059000            ti,omap4-gpio           =H                              4gpio4            5        E                    ,           A  /        G  /      gpio@4805b000            ti,omap4-gpio           =H                              4gpio5            5        E                    ,         gpio@4805d000            ti,omap4-gpio           =H                              4gpio6            5        E                    ,           A           G         gpio@48051000            ti,omap4-gpio           =H                              4gpio7            5        E                    ,           A  +        G  +      gpio@48053000            ti,omap4-gpio           =H0                   t           4gpio8            5        E                    ,         serial@4806a000          ti,dra742-uart ti,omap4-uart            =H            E          C                4uart1           l         okay            Q      1      2        Vtx rx         serial@4806c000          ti,dra742-uart ti,omap4-uart            =H                   D           4uart2           l         okay            Q      3      4        Vtx rx         serial@48020000          ti,dra742-uart ti,omap4-uart            =H                    E           4uart3           l         okay            Q      5      6        Vtx rx         serial@4806e000          ti,dra742-uart ti,omap4-uart            =H                   A           4uart4           l       	  disabled            Q      7      8        Vtx rx         serial@48066000          ti,dra742-uart ti,omap4-uart            =H`                   d           4uart5           l       	  disabled            Q      ?      @        Vtx rx         serial@48068000          ti,dra742-uart ti,omap4-uart            =H                   e           4uart6           l       	  disabled            Q      O      P        Vtx rx         serial@48420000          ti,dra742-uart ti,omap4-uart            =HB                               4uart7           l       	  disabled          serial@48422000          ti,dra742-uart ti,omap4-uart            =HB                               4uart8           l       	  disabled          serial@48424000          ti,dra742-uart ti,omap4-uart            =HB@                              4uart9           l       	  disabled          serial@4ae2b000          ti,dra742-uart ti,omap4-uart            =J                              4uart10          l       	  disabled          mailbox@4a0f4000             ti,omap4-mailbox            =J@          $                                      	  4mailbox1            `           l           ~         	  disabled          mailbox@4883a000             ti,omap4-mailbox            =H          0                                                	  4mailbox2            `           l           ~         	  disabled          mailbox@4883c000             ti,omap4-mailbox            =H          0                                                	  4mailbox3            `           l           ~         	  disabled       mbox_pru1_0                                              	  disabled          mbox_pru1_1                                             	  disabled             mailbox@4883e000             ti,omap4-mailbox            =H          0                                                	  4mailbox4            `           l           ~         	  disabled       mbox_pru2_0                                              	  disabled          mbox_pru2_1                                             	  disabled             mailbox@48840000             ti,omap4-mailbox            =H           0                                                	  4mailbox5            `           l           ~           okay            A           G      mbox_ipu1_ipc3x                                           okay            A           G         mbox_dsp1_ipc3x                                           okay            A           G            mailbox@48842000             ti,omap4-mailbox            =H           0                                                	  4mailbox6            `           l           ~           okay            A           G      mbox_ipu2_ipc3x                                           okay            A           G         mbox_dsp2_ipc3x                                           okay            A          G           mailbox@48844000             ti,omap4-mailbox            =H@          0                                            	  4mailbox7            `           l           ~         	  disabled          mailbox@48846000             ti,omap4-mailbox            =H`          0                                            	  4mailbox8            `           l           ~         	  disabled          mailbox@4885e000             ti,omap4-mailbox            =H          0        	         
                           	  4mailbox9            `           l           ~         	  disabled          mailbox@48860000             ti,omap4-mailbox            =H           0                                            
  4mailbox10           `           l           ~         	  disabled          mailbox@48862000             ti,omap4-mailbox            =H           0                                            
  4mailbox11           `           l           ~         	  disabled          mailbox@48864000             ti,omap4-mailbox            =H@          0                                            
  4mailbox12           `           l           ~         	  disabled          mailbox@48802000             ti,omap4-mailbox            =H           0        {         |         }         ~         
  4mailbox13           `           l           ~         	  disabled          timer@4ae18000           ti,omap5430-timer           =J                               4timer1                 timer@48032000           ti,omap5430-timer           =H                    !           4timer2        timer@48034000           ti,omap5430-timer           =H@                   "           4timer3          A           G         timer@48036000           ti,omap5430-timer           =H`                   #           4timer4          A           G         timer@48820000           ti,omap5430-timer           =H                    $           4timer5          A           G         timer@48822000           ti,omap5430-timer           =H                    %           4timer6          A          G        timer@48824000           ti,omap5430-timer           =H@                   &           4timer7          A           G         timer@48826000           ti,omap5430-timer           =H`                   '           4timer8          A           G         timer@4803e000           ti,omap5430-timer           =H                   (           4timer9          A           G         timer@48086000           ti,omap5430-timer           =H`                   )           4timer10         A           G         timer@48088000           ti,omap5430-timer           =H                   *           4timer11         A           G         timer@4ae20000           ti,omap5430-timer           =J                    Z           4timer12                         timer@48828000           ti,omap5430-timer           =H                  S           4timer13         A          G        timer@4882a000           ti,omap5430-timer           =H                  T           4timer14       timer@4882c000           ti,omap5430-timer           =H                  U           4timer15       timer@4882e000           ti,omap5430-timer           =H                  V           4timer16       wdt@4ae14000             ti,omap3-wdt            =J@                   K         
  4wd_timer2         spinlock@4a0f6000            ti,omap4-hwspinlock         =J`          	  4spinlock                     dmm@4e000000             ti,dra7-dmm ti,omap5-dmm            =N                     l           4dmm       ipu@58820000             ti,dra7-ipu         =X             9l2ram           4ipu1                       J U         okay                                                            ipu@55020000             ti,dra7-ipu         =U             9l2ram           4ipu2                       J          okay                                                            dsp@40800000             ti,dra7-dsp         =@    @     @             9l2ram l1pram l1dram         4dsp1               	  \                      J T         okay                                                         i2c@48070000             ti,omap4-i2c            =H                    3                                     4i2c1            okay                tps65917@58          ti,tps65917         =   X         +         F                 ,           A           G      tps65917_pmic            ti,tps65917-pmic            c           t                                                                                   regulators     smps12          `smps12          o P                                 smps3           `smps3           o P                                 smps4           `smps4           o P                                 smps5           `smps5           o w@         w@                          A  0        G  0      ldo1            `ldo1            o w@         w@                                   A          G        ldo2            `ldo2            o w@         w@                        ldo3            `ldo3            o 2Z         2Z                          A           G         ldo5            `ldo5            o w@         w@                          A          G        ldo4            `ldo4            o w@         2Z                          A           G               tps65917_power_button            ti,palmas-pwrbutton          &                           ,        :            lp87565@60           ti,lp87565-q1           =   `        W           h      regulators     buck10          `buck10          o P                                   A           G         buck23          `buck23          o P                                       pcf8757@20           ti,pcf8575 nxp,pcf8575          =             5        E                    ,            &                         A  )        G  )      pcf8757@21           ti,pcf8575 nxp,pcf8575          =   !         5        E            &                                  ,           A  (        G  (      pcf8575@26           ti,pcf8575 nxp,pcf8575          =   &         5        E           A           G      p1           y                                vin6_sel_s0          tlv320aic3106@19                         ti,tlv320aic3106            =              (                   okay                                                        A  '        G  '         i2c@48072000             ti,omap4-i2c            =H                    4                                     4i2c2          	  disabled          i2c@48060000             ti,omap4-i2c            =H                    8                                     4i2c3            okay                   i2c@4807a000             ti,omap4-i2c            =H                   9                                     4i2c4          	  disabled          i2c@4807c000             ti,omap4-i2c            =H                   7                                     4i2c5            okay                ov10633@37           ovti,ov10633            =   7        o           vxvclk                                 port       endpoint                                  %           2            A          G              tca6416@20          okay             ti,tca6416          =             5        E           A           G         ov490@24             ovti,ov490          =   $      0                                            port       endpoint@0          >            J                               A           G                  mmc@4809c000             ti,dra7-hsmmc ti,omap4-hsmmc            =H	                   N           4mmc1             U         b        Q      =      >        Vtx rx           okay            y           q                                                                                                        	default hs          	           	         mmc@480b4000             ti,dra7-hsmmc ti,omap4-hsmmc            =H@                   Q           4mmc2             b        Q      /      0        Vtx rx           okay            q                            	'         	6                              	default hs ddr_1_8v hs200_1_8v          	           	           	C           	M            mmc@480ad000             ti,dra7-hsmmc ti,omap4-hsmmc            =H
                   Y           4mmc3             b        Q      M      N        Vtx rx         	  disabled                                              mmc@480d1000             ti,dra7-hsmmc ti,omap4-hsmmc            =H                   [           4mmc4             b        Q      9      :        Vtx rx         	  disabled            q                         mmu@40d01000             ti,dra7-dsp-iommu           =@                            
  4mmu0_dsp1           	W            	d               okay            A           G         mmu@40d02000             ti,dra7-dsp-iommu           =@                             
  4mmu1_dsp1           	W            	d              okay            A           G         mmu@58882000             ti,dra7-iommu           =X                            	  4mmu_ipu1            	W             	x        okay            A           G         mmu@55082000             ti,dra7-iommu           =U                            	  4mmu_ipu2            	W             	x        okay            A           G         pruss_soc_bus@4b226000           ti,am5728-pruss-soc-bus         =K"`             4pruss1                                    >      	  disabled       pruss@4b200000           ti,am5728-pruss       0  =K       K       K!     K"`     K"   K#     X      $  9dram0 dram1 shrdram2 cfg iep mii_rt                                   >      	  disabled       intc@4b220000            ti,am5728-pruss-intc            =K"              9intc          `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                  ,         pru@4b234000             ti,am5728-pru           =K#@   0 K"     K"$            9iram control debug          	pru0          	  disabled          pru@4b238000             ti,am5728-pru           =K#   0 K"@    K"D            9iram control debug          	pru1          	  disabled          mdio@4b232400            ti,davinci_mdio                                   o           vfck         	 B@        =K#$          	  disabled                pruss_soc_bus@4b2a6000           ti,am5728-pruss-soc-bus         =K*`             4pruss2                                    >      	  disabled       pruss@4b280000           ti,am5728-pruss       0  =K(      K(      K)     K*`     K*   K+     X      $  9dram0 dram1 shrdram2 cfg iep mii_rt                                   >      	  disabled       intc@4b2a0000            ti,am5728-pruss-intc            =K*              9intc          `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                  ,         pru@4b2b4000             ti,am5728-pru           =K+@   0 K*     K*$            9iram control debug          	pru0          	  disabled          pru@4b2b8000             ti,am5728-pru           =K+   0 K*@    K*D            9iram control debug          	pru1          	  disabled          mdio@4b2b2400            ti,davinci_mdio                                   o           vfck         	 B@        =K+$          	  disabled                regulator-abb-mpu         
   ti,abb-v3           `abb_mpu                                    o           	   2        	         (  =J}   J}   J`   J ;    JX         D  9setup-address control-address int-address efuse-address ldo-address         	           	           	         `  
 ,                  @                 v                                         A           G         regulator-abb-ivahd       
   ti,abb-v3         
  `abb_ivahd                                      o           	   2        	         (  =J~4   J~$   J`   J %   J $p         D  9setup-address control-address int-address efuse-address ldo-address         	@           	           	         H  
                   0                                       regulator-abb-dspeve          
   ti,abb-v3           `abb_dspeve                                     o           	   2        	         (  =J~0   J~    J`   J %   J $l         D  9setup-address control-address int-address efuse-address ldo-address         	            	           	         H  
                   0                                       regulator-abb-gpu         
   ti,abb-v3           `abb_gpu                                    o           	   2        	         (  =J}   J}   J`   J ;   JT         D  9setup-address control-address int-address efuse-address ldo-address         	           	           	         H  
                   v                                        spi@48098000             ti,omap4-mcspi          =H	                   <                                     4mcspi1          
         @  Q      #      $      %      &      '      (      )      *         Vtx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         okay          spi@4809a000             ti,omap4-mcspi          =H	                   =                                     4mcspi2          
            Q      +      ,      -      .        Vtx0 rx0 tx1 rx1         okay          spi@480b8000             ti,omap4-mcspi          =H                   V                                     4mcspi3          
           Q                    Vtx0 rx0       	  disabled          spi@480ba000             ti,omap4-mcspi          =H                   +                                     4mcspi4          
           Q      F      G        Vtx0 rx0       	  disabled          qspi@4b300000            ti,dra7xxx-qspi         =K0     \              9qspi_base qspi_mmap         
   	  X                                  4qspi            o           vfck         
                 W           okay            
0    m25p80@0             s25fl256s1          
0         =            
B           
S                               partition@0       	  	QSPI.SPL            =             partition@1         	QSPI.SPL.backup1            =            partition@2         	QSPI.SPL.backup2            =            partition@3         	QSPI.SPL.backup3            =            partition@4         	QSPI.u-boot         =            partition@5         	QSPI.u-boot-spl-os          =            partition@6         	QSPI.u-boot-env         =            partition@7         	QSPI.u-boot-env.backup1         =            partition@8         	QSPI.kernel         =            partition@9         	QSPI.file-system            =   b              ocp2scp@4a090000             ti,omap-ocp2scp                                   >        =J	            	  4ocp2scp3       phy@4A096000             ti,phy-pipe3-sata           =J	`    J	d    dJ	h    @        9phy_rx phy_tx pll_ctrl          
d   	  t        o              vsysclk refclk           
u   	          
            A           G         pciephy@4a094000             ti,phy-pipe3-pcie           =J	@    J	D    d        9phy_rx phy_tx           
d              
              o   [   \            `         ;  vdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          
            A           G         pciephy@4a095000             ti,phy-pipe3-pcie           =J	P    J	T    d        9phy_rx phy_tx           
d               
              o   [   \            `         ;  vdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          
            okay            A           G            sata@4a141100            snps,dwc-ahci           =J     J                   1           ^         	  csata-phy            o           4sata            
         rtc@48838000             ti,am3352-rtc           =H                                        4rtcss           o   S      	  disabled          ocp2scp@4a080000             ti,omap-ocp2scp                                   >        =J            	  4ocp2scp1       phy@4a084000             ti,dra7x-usb2 ti,omap-usb2          =J@            
d   	           o              vwkupclk refclk          
            
           A           G         phy@4a085000              ti,dra7x-usb2-phy2 ti,omap-usb2         =JP            
d   	  t        o              vwkupclk refclk          
            
           A           G         phy@4a084400             ti,omap-usb3            =JD    JH    dJL    @        9phy_rx phy_tx pll_ctrl          
d   	  p        o                 vwkupclk sysclk refclk           
            A           G            omap_dwc3_1@48880000             ti,dwc3         4usb_otg_ss1         =H                    H                                    
            >        
      usb@48890000          
   snps,dwc3           =H   p       $         G          G          H           peripheral host otg         ^              cusb2-phy usb3-phy           
super-speed         
otg          
         
                 
            omap_dwc3_2@488c0000             ti,dwc3         4usb_otg_ss2         =H                    W                                    
            >   usb@488d0000          
   snps,dwc3           =H   p       $         I          I          W           peripheral host otg         ^         	  cusb2-phy            
high-speed          
host             
         
                  omap_dwc3_3@48900000             ti,dwc3         4usb_otg_ss3         =H                   X                                    
            >      	  disabled       usb@48910000          
   snps,dwc3           =H   p       $         X          X         X           peripheral host otg         
high-speed          
otg          
         
         elm@48078000             ti,am3352-elm           =H                             4elm       	  disabled          gpmc@50000000            ti,am3352-gpmc          4gpmc            =P     |                          Q                  Vrxtx            )           5                                             ,            5        E         	  disabled          atl@4843c000             ti,dra7-atl         =HC           4atl         G   F   E   D   C        o           vfck         okay                           D           G   r                
@   V"    atl2            Z           ^            mcasp@48460000           ti,dra7-mcasp-audio         4mcasp1          =HF      E             9mpu dat                h          g           tx rx           Q                          Vtx rx           o                 vfck ahclkx ahclkr         	  disabled          mcasp@48464000           ti,dra7-mcasp-audio         4mcasp2          =HF@     E             9mpu dat                                     tx rx           Q                          Vtx rx           o                 vfck ahclkx ahclkr         	  disabled          mcasp@48468000           ti,dra7-mcasp-audio         4mcasp3          =HF     F              9mpu dat                                     tx rx           Q                          Vtx rx           o              vfck ahclkx          okay                                      D        b            j           t                                              A  &        G  &      mcasp@4846c000           ti,dra7-mcasp-audio         4mcasp4          =HF     HC`            9mpu dat                                     tx rx           Q                          Vtx rx           o              vfck ahclkx        	  disabled          mcasp@48470000           ti,dra7-mcasp-audio         4mcasp5          =HG      HC            9mpu dat                                     tx rx           Q                          Vtx rx           o             vfck ahclkx        	  disabled          mcasp@48474000           ti,dra7-mcasp-audio         4mcasp6          =HG@     HD            9mpu dat                                     tx rx           Q                          Vtx rx           o            vfck ahclkx        	  disabled          mcasp@48478000           ti,dra7-mcasp-audio         4mcasp7          =HG     HE             9mpu dat                                     tx rx           Q                          Vtx rx           o            vfck ahclkx        	  disabled          mcasp@4847c000           ti,dra7-mcasp-audio         4mcasp8          =HG     HE@            9mpu dat                                     tx rx           Q                          Vtx rx           o            vfck ahclkx        	  disabled          crossbar@4a002a48            ti,irq-crossbar         =J *H  0                  &           ,                                                                                
   C   D                             A           G         ethernet@48484000            ti,dra7-cpsw ti,cpsw            4gmac            o    	      	  vfck cpts                                                          '           .            ;xL        K           =HH@    HHR   .                                   \      0        N         O         P         Q            >        Y   	        okay             g   mdio@48485000            ti,cpsw-mdio ti,davinci_mdio                                      4davinci_mdio            	 B@        =HHP            A  
        G  
   ethernet-phy@2          =           q                                                  ethernet-phy@3          =           q                                                     slave@48480200                            
         	  rgmii-id                     slave@48480300                            
         	  rgmii-id                     cpsw-phy-sel@4a002554            ti,dra7xx-cpsw-phy-sel          =J %T         	  9gmii-sel             can@481cc000             ti,dra7-d_can           4dcan1           =J                	  X                              o        	  disabled          can@481d0000             ti,dra7-d_can           4dcan2           =HH                 	  X                             o         	  disabled          gpu@56000000             ti,dra7-sgx544 img,sgx544           =V              9gpu_ocp_base                              4gpu         o   
   w   x        viclk fclk1 fclk2          bb2d@59000000            ti,dra7-bb2d            =Y                     x           4bb2d            o          vfclk          	  disabled          dss@58000000             ti,dra7-dss         ok        	  4dss_core               	  8                                  >      (  =X      X @T   X C     X T   X            (  9dss pll1_clkctrl pll1 pll2_clkctrl pll2         o              vfck video1_clk video2_clk           -     dispc@58001000           ti,dra7-dispc           =X                             
  4dss_dispc           o          vfck         ?   	  4      encoder@58060000             ti,dra7-hdmi             =X     X    X    X            9wp pll phy core                `           okay          	  4dss_hdmi            o            vfck sys_clk         Q      L      	  Vaudio_tx            J     port       endpoint                      A  ,        G  ,               epwmss@4843e000           ti,dra746-pwmss ti,am33xx-pwmss         =HC    0        4epwmss0                                	  disabled             >   pwm@4843e200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm           V           =HC            o           
  vtbclk fck         	  disabled          ecap@4843e100            ti,dra746-ecap ti,am3352-ecap           V           =HC            o           vfck       	  disabled             epwmss@48440000           ti,dra746-pwmss ti,am33xx-pwmss         =HD     0        4epwmss1                                	  disabled             >   pwm@48440200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm           V           =HD            o           
  vtbclk fck         	  disabled          ecap@48440100            ti,dra746-ecap ti,am3352-ecap           V           =HD            o           vfck       	  disabled             epwmss@48442000           ti,dra746-pwmss ti,am33xx-pwmss         =HD     0        4epwmss2                                	  disabled             >   pwm@48442200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm           V           =HD"            o           
  vtbclk fck         	  disabled          ecap@48442100            ti,dra746-ecap ti,am3352-ecap           V           =HD!            o           vfck       	  disabled             aes@4b500000             ti,omap4-aes            4aes1            =KP                    P           Q      o          n            Vtx rx           o   
        vfck       aes@4b700000             ti,omap4-aes            4aes2            =Kp                    ;           Q      r          q            Vtx rx           o   
        vfck       des@480a5000             ti,omap4-des            4des         =H
P                   M           Q      u      t        Vtx rx           o   
        vfck       sham@53100000            ti,omap5-sham           4sham            =K                   .           Q      w            Vrx          o   
        vfck       rng@48090000             ti,omap4-rng            4rng         =H	                     /           o   
        vfck       opp-supply@4a003b20          ti,omap5-opp-supply         =J ;             a ,     @    v               s `      vpe          ti,vpe          4vpe         o           vfck       @  =H     H     H     H     H    <H    HW    H          A  9vpe_top vpe_chr_us0 vpe_chr_us1 vpe_chr_us2 vpe_dei sc csc vpdma                  b                                   vip@0x48970000           ti,vip1       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  9vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         4vip1                  _                    ?   	  4                                  okay       port@0                                    =          	  disabled          port@1                                    =           okay            A           G      endpoint@0                              port@2                                    =         	  disabled          port@3                                    =         	  disabled             dsp_system@41500000          syscon          =AP             A          G        omap_dwc3_4@48940000             ti,dwc3         4usb_otg_ss4         =H                   Z                                    
            >      	  disabled       usb@48950000          
   snps,dwc3           =H   p       $        Y         Y         Z           peripheral host otg         
high-speed          
otg          mmu@41501000             ti,dra7-dsp-iommu           =AP                            
  4mmu0_dsp2           	W            	d              okay            A          G        mmu@41502000             ti,dra7-dsp-iommu           =AP                             
  4mmu1_dsp2           	W            	d             okay            A          G        dsp@41000000             ti,dra7-dsp         =A     A`     Ap             9l2ram l1pram l1dram         4dsp2               	  `                    J V         okay                                                     vip@0x48990000           ti,vip2       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  9vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         4vip2                  `                    ?   	  4                                	  disabled       port@0                                    =          	  disabled          port@1                                    =         	  disabled          port@2                                    =         	  disabled          port@3                                    =         	  disabled             vip@0x489b0000           ti,vip3       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  9vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         4vip3                  a                    ?   	  4                                	  disabled       port@0                                    =          	  disabled          port@1                                    =         	  disabled             emif@4c000000            ti,dra7-ddr3-mc-edac            =L                     i         	  disabled          cal@489b0000             ti,dra76-cal            4cal         =H     H    @H	    @      "  9cal_top cal_rx_core0 cal_rx_core1                 a              	                                    okay       ports                                port@0          =       endpoint@0                              A           G            port@1          =               mcan@42C01A00            bosch,m_can         =B   @ B            9m_can message_ram            &                  C          D         
  int0 int1           4mcan            o  !        vcclk                                                   okay       can-transceiver          LK@            thermal-zones      cpu_thermal                                "       trips      cpu_alert                              Vpassive         A  #        G  #      cpu_crit             H                	  Vcritical             cooling-maps       map0              #          $            gpu_thermal                                "      trips      gpu_crit             H                	  Vcritical                core_thermal                                   "      trips      core_crit            H                	  Vcritical                dspeve_thermal                                 "      trips      dspeve_crit          H                	  Vcritical                iva_thermal                                "      trips      iva_crit             H                	  Vcritical                   pmu          arm,cortex-a15-pmu           &                                     sound0           simple-audio-card           "DRA7xx-EVM        H  9Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         SHeadphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         mdsp_b             %          %            simple-audio-card,cpu             &         V"         A  %        G  %      simple-audio-card,codec           '        o   D         extcon_usb1          linux,extcon-usb-gpio             (               A           G         leds          
   gpio-leds      led0          
  	dra7:usr1             )              off       led1          
  	dra7:usr2             )              off       led2          
  	dra7:usr3             )              off       led3          
  	dra7:usr4             )              off          gpio_keys         
   gpio-keys                                      #   USER1         	  	btnUser1            .             )            USER2         	  	btnUser2            .            )               connector@1          hdmi-connector          	hdmi            Va      port       endpoint              *        A  -        G  -            encoder@1            ti,tpd12s015          $    +         +         +          ports                                port@0          =       endpoint              ,        A          G           port@1          =      endpoint              -        A  *        G  *               clk_ov10633_fixed                        fixed-clock         n6         A           G         memory@0            Omemory          =                    reserved-memory                                   >   ipu2_cma@95800000            shared-dma-pool         =                     9        okay            A           G         dsp1_cma@99000000            shared-dma-pool         =                       9        okay            A           G         ipu1_cma@9d000000            shared-dma-pool         =                       9        okay            A           G         dsp2_cma@9f000000            shared-dma-pool         =                       9        okay            A          G           fixedregulator-vsys12v0          regulator-fixed       
  `vsys_12v0           o                                      A  .        G  .      fixedregulator-vsys5v0           regulator-fixed       	  `vsys_5v0            o LK@         LK@        B  .                          A           G         fixedregulator-vsys3v3           regulator-fixed       	  `vsys_3v3            o 2Z         2Z        B  .                          A           G         fixedregulator-vio_3v3           regulator-fixed         `vio_3v3         o 2Z         2Z        B                             A           G         fixedregulator-sd            regulator-fixed         `vio_3v3_sd          o 2Z         2Z        B            M          /               A           G         fixedregulator-vio_1v8           regulator-fixed         `vio_1v8         o w@         w@        B  0        A           G         fixedregulator-vtt           regulator-fixed       
  `vtt_fixed           o p         p        B                           fixedregulator-aic_dvdd          regulator-fixed       	  `aic_dvdd            B           o w@         w@        A           G            	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 rproc3 display0 sound0 sound1 interrupts interrupt-controller #interrupt-cells reg linux,phandle device_type operating-points-v2 clocks clock-names clock-latency cooling-min-level cooling-max-level #cooling-cells vbb-supply vdd-supply ti,syscon-efuse ti,syscon-rev opp-shared opp-hz opp-microvolt opp-supported-hw opp-suspend ti,hwmods ranges interrupts-extended syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift ti,max-div ti,latch-bit assigned-clocks assigned-clock-rates assigned-clock-parents #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two ti,dividers ti,set-rate-parent reg-names num-lanes linux,pci-domain phys phy-names syscon-lane-conf syscon-lane-sel interrupt-map-mask interrupt-map status num-ib-windows num-ob-windows syscon-legacy-mode #thermal-sensor-cells pinctrl-pin-array dma-channels interrupt-names ti,tptcs gpio-controller #gpio-cells dmas dma-names #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,timer-alwon ti,timer-secure #hwlock-cells iommus ti,rproc-standby-info memory-region mboxes timers watchdog-timers syscon-bootreg ti,system-power-controller ti,palmas-override-powerhold smps12-in-supply smps3-in-supply smps4-in-supply smps5-in-supply ldo1-in-supply ldo2-in-supply ldo3-in-supply ldo4-in-supply ldo5-in-supply regulator-always-on regulator-boot-on regulator-allow-bypass wakeup-source ti,palmas-long-press-seconds buck10-in-supply buck23-in-supply gpio-hog gpios output-low line-name #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply mux-gpios remote-endpoint hsync-active vsync-active pclk-sample clock-lanes data-lanes ti,dual-volt ti,needs-special-reset pbias-supply max-frequency sd-uhs-sdr104 sd-uhs-sdr50 sd-uhs-ddr50 sd-uhs-sdr25 sd-uhs-sdr12 vmmc-supply vmmc_aux-supply bus-width cd-gpios pinctrl-names pinctrl-0 pinctrl-1 mmc-hs200-1_8v mmc-ddr-1_8v pinctrl-2 pinctrl-3 #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back label bus_freq ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info ti,spi-num-cs syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width syscon-phy-power syscon-pllreset #phy-cells syscon-pcs ports-implemented phy-supply utmi-mode extcon maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,devctrl_halt_quirk gpmc,num-cs gpmc,num-waitpins ti,provided-clocks bws aws op-mode tdm-slots serial-dir tx-num-evt rx-num-evt ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map cpdma_channels ale_entries bd_ram_size mac_control slaves active_slave cpts_clock_mult cpts_clock_shift ti,no-idle dual_emac ti,rx-internal-delay ti,tx-internal-delay ti,fifo-depth ti,min-output-impedance ti,dp83867-rxctrl-strap-quirk mac-address phy_id phy-mode dual_emac_res_vlan syscon-raminit syscon-pll-ctrl vdda_video-supply syscon-pol vdda-supply #pwm-cells ti,efuse-settings ti,absolute-max-voltage-uv slave-mode syscon-camerrx bosch,mram-cfg max-bitrate polling-delay-passive polling-delay thermal-sensors temperature hysteresis trip cooling-device simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency id-gpio default-state autorepeat linux,code reusable vin-supply enable-active-high 