    8 `   (            F (                                                      '   ti,dra7-evm ti,dra742 ti,dra74 ti,dra7           &         
   7TI DRA742      chosen           =/ocp/serial@4806a000          aliases          I/ocp/i2c@48070000            N/ocp/i2c@48072000            S/ocp/i2c@48060000            X/ocp/i2c@4807a000            ]/ocp/i2c@4807c000            b/ocp/serial@4806a000             j/ocp/serial@4806c000             r/ocp/serial@48020000             z/ocp/serial@4806e000             /ocp/serial@48066000             /ocp/serial@48068000             /ocp/serial@48420000             /ocp/serial@48422000             /ocp/serial@48424000             /ocp/serial@4ae2b000          &   /ocp/ethernet@48484000/slave@48480200         &   /ocp/ethernet@48484000/slave@48480300            /ocp/can@481cc000            /ocp/can@481d0000            /ocp/qspi@4b300000           /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000            /ocp/dsp@41000000            /connector@1             /sound0       #  /ocp/dss@58000000/encoder@58060000        timer            arm,armv7-timer       0                                
           &         interrupt-controller@48211000            arm,cortex-a15-gic                   ,         @  =    H!            H!             H!@             H!`                       	           &           A           G         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu                    ,           =    H(                 &           A           G         cpus                                 cpu@0           Ocpu          arm,cortex-a15          =            [           o           vcpu                                                                          A  5        G  5      cpu@1           Ocpu          arm,cortex-a15          =           [            opp_table0           operating-points-v2-ti-cpu                                                   A           G      opp_nom@1000000000              ;         	 , P 0 , P 0                       (      opp_od@1176000000               FV         	 @  @ @  @                    opp_high@1500000000             Yh/         	 v ~  v ~                        soc          ti,omap-infra      mpu          ti,omap5-mpu            4mpu          ocp          ti,dra7-l3-noc simple-bus                                    >                       4l3_main_1 l3_main_2          =    D              E                   E                       
      l4@4a000000          ti,dra7-l4-cfg simple-bus                                    >    J    "    scm@2000             ti,dra7-scm-core simple-bus         =                                         >               scm_conf@0           syscon simple-bus           =                                        >                   A   	        G   	   pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         =              Y   	   pbias_mmc_omap5         `pbias_mmc_omap5         o w@         2Z        A           G            clocks                               dss_deshdcp_clk@558                      ti,gate-clock           o   
                    =  X      ehrpwm0_tbclk@558                        ti,gate-clock           o                      =  X        A  (        G  (      ehrpwm1_tbclk@558                        ti,gate-clock           o                      =  X        A  )        G  )      ehrpwm2_tbclk@558                        ti,gate-clock           o                      =  X        A  *        G  *      sys_32k_ck                       ti,mux-clock            o                               =          A   Q        G   Q            pinmux@1400          ti,dra7-padconf pinctrl-single          =     h                                             ,                                ?        A           G      mmc1_pins_default         0    T     X     \     `     d     h           A           G         mmc1_pins_sdr12       0    T     X     \     `     d     h           A           G         mmc1_pins_hs          0    T   X   \   `   d   h         A           G         mmc1_pins_sdr25       0    T   X   \   `   d   h         A           G         mmc1_pins_sdr50       0    T   X   \   `   d   h         A           G         mmc1_pins_ddr50       0    T    X    \    `    d    h          A           G         mmc1_pins_sdr104          0    T    X    \    `    d    h          A           G         mmc2_pins_default         P                                                            A           G         mmc2_pins_hs          P                                                            A           G         mmc2_pins_ddr_3_3v_rev11          P                                                mmc2_pins_ddr_1_8v_rev11          P                                                  A           G         mmc2_pins_ddr_rev20       P                                                            A           G         mmc2_pins_hs200       P                                                  A           G         mmc4_pins_default         0                            A           G         mmc4_pins_hs          0                            A           G         mmc3_pins_default         0    |                                  mmc3_pins_hs          0    |                                  mmc3_pins_sdr12       0    |                                  mmc3_pins_sdr25       0    |                                  mmc3_pins_sdr50       0    |                            mmc4_pins_sdr12       0                            A           G         mmc4_pins_sdr25       0                            A           G         pinmux_hdmi_i2c_sel_pin                     A  <        G  <      pinmux_hdmi_i2c_pins_default                              A  =        G  =      pinmux_hdmi_i2c_pins_ddc                            A  >        G  >      dcan1_pins_default                           A          G        dcan1_pins_sleep                            A          G           scm_conf@1c04            syscon          =              A           G         scm_conf@1c24            syscon          =  $   $        A           G         dma-router@b78           ti,dra7-dma-crossbar            =  x                      "           /            ?           A           G         dma-router@c78           ti,dra7-dma-crossbar            =  x   |                   "           /            ?           A          G           cm_core_aon@5000             ti,dra7-cm-core-aon         =  P        clocks                               atl_clkin0_ck                        ti,dra7-atl-clock           o           A   D        G   D      atl_clkin1_ck                        ti,dra7-atl-clock           o           A   C        G   C      atl_clkin2_ck                        ti,dra7-atl-clock           o           A   B        G   B      atl_clkin3_ck                        ti,dra7-atl-clock           o           A   A        G   A      hdmi_clkin_ck                        fixed-clock         K            A   0        G   0      mlb_clkin_ck                         fixed-clock         K            A           G         mlbp_clkin_ck                        fixed-clock         K            A           G         pciesref_acs_clk_ck                      fixed-clock         K         A   [        G   [      ref_clkin0_ck                        fixed-clock         K            A   F        G   F      ref_clkin1_ck                        fixed-clock         K            A   G        G   G      ref_clkin2_ck                        fixed-clock         K            A   H        G   H      ref_clkin3_ck                        fixed-clock         K            A   I        G   I      rmii_clk_ck                      fixed-clock         K            A   r        G   r      sdvenc_clkin_ck                      fixed-clock         K          secure_32k_clk_src_ck                        fixed-clock         K           A           G         sys_clk32_crystal_ck                         fixed-clock         K           A           G         sys_clk32_pseudo_ck                      fixed-factor-clock          o           [           f  b        A           G         virt_12000000_ck                         fixed-clock         K          A           G         virt_13000000_ck                         fixed-clock         K ]@      virt_16800000_ck                         fixed-clock         K Y         A           G         virt_19200000_ck                         fixed-clock         K$         A           G         virt_20000000_ck                         fixed-clock         K1-         A           G         virt_26000000_ck                         fixed-clock         K        A           G         virt_27000000_ck                         fixed-clock         K        A           G         virt_38400000_ck                         fixed-clock         KI         A           G         sys_clkin2                       fixed-clock         KX         A   E        G   E      usb_otg_clkin_ck                         fixed-clock         K            A           G         video1_clkin_ck                      fixed-clock         K            A   :        G   :      video1_m2_clkin_ck                       fixed-clock         K            A   /        G   /      video2_clkin_ck                      fixed-clock         K            A   ;        G   ;      video2_m2_clkin_ck                       fixed-clock         K            A   .        G   .      dpll_abe_ck@1e0                      ti,omap4-dpll-m4xen-clock           o              =                A           G         dpll_abe_x2_ck                       ti,omap4-dpll-x2-clock          o           A           G         dpll_abe_m2x2_ck@1f0                         ti,divider-clock            o           p           {           =                            A           G         abe_clk@108                      ti,divider-clock            o           p           =                   A           G         dpll_abe_m2_ck@1f0                       ti,divider-clock            o           p           {           =                            A   p        G   p      dpll_abe_m3x2_ck@1f4                         ti,divider-clock            o           p           {           =                            A           G         dpll_core_byp_mux@12c                        ti,mux-clock            o                         =  ,        A           G         dpll_core_ck@120                         ti,omap4-dpll-core-clock            o              =     $  ,  (        A           G         dpll_core_x2_ck                      ti,omap4-dpll-x2-clock          o           A           G         dpll_core_h12x2_ck@13c                       ti,divider-clock            o           p   ?        {           =  <                          A           G         mpu_dpll_hs_clk_div                      fixed-factor-clock          o           [           f           A           G         dpll_mpu_ck@160                      ti,omap5-mpu-dpll-clock         o              =  `  d  l  h        A           G         dpll_mpu_m2_ck@170                       ti,divider-clock            o           p           {           =  p                          A           G         mpu_dclk_div                         fixed-factor-clock          o           [           f           A           G         dsp_dpll_hs_clk_div                      fixed-factor-clock          o           [           f           A           G         dpll_dsp_byp_mux@240                         ti,mux-clock            o                         =  @        A           G         dpll_dsp_ck@234                      ti,omap4-dpll-clock         o              =  4  8  @  <                    #F         A            G          dpll_dsp_m2_ck@244                       ti,divider-clock            o            p           {           =  D                             !        #F         A   !        G   !      iva_dpll_hs_clk_div                      fixed-factor-clock          o           [           f           A   "        G   "      dpll_iva_byp_mux@1ac                         ti,mux-clock            o      "                   =          A   #        G   #      dpll_iva_ck@1a0                      ti,omap4-dpll-clock         o      #        =                   $        Ep}@        A   $        G   $      dpll_iva_m2_ck@1b0                       ti,divider-clock            o   $        p           {           =                               %        %        A   %        G   %      iva_dclk                         fixed-factor-clock          o   %        [           f           A           G         dpll_gpu_byp_mux@2e4                         ti,mux-clock            o                         =          A   &        G   &      dpll_gpu_ck@2d8                      ti,omap4-dpll-clock         o      &        =                   '        Ly@        A   '        G   '      dpll_gpu_m2_ck@2e8                       ti,divider-clock            o   '        p           {           =                               (        _(k        A   (        G   (      dpll_core_m2_ck@130                      ti,divider-clock            o           p           {           =  0                          A   )        G   )      core_dpll_out_dclk_div                       fixed-factor-clock          o   )        [           f           A           G         dpll_ddr_byp_mux@21c                         ti,mux-clock            o                         =          A   *        G   *      dpll_ddr_ck@210                      ti,omap4-dpll-clock         o      *        =                A   +        G   +      dpll_ddr_m2_ck@220                       ti,divider-clock            o   +        p           {           =                             A           G         dpll_gmac_byp_mux@2b4                        ti,mux-clock            o                         =          A   ,        G   ,      dpll_gmac_ck@2a8                         ti,omap4-dpll-clock         o      ,        =                A   -        G   -      dpll_gmac_m2_ck@2b8                      ti,divider-clock            o   -        p           {           =                            A           G         video2_dclk_div                      fixed-factor-clock          o   .        [           f           A           G         video1_dclk_div                      fixed-factor-clock          o   /        [           f           A           G         hdmi_dclk_div                        fixed-factor-clock          o   0        [           f           A           G         per_dpll_hs_clk_div                      fixed-factor-clock          o           [           f           A   _        G   _      usb_dpll_hs_clk_div                      fixed-factor-clock          o           [           f           A   c        G   c      eve_dpll_hs_clk_div                      fixed-factor-clock          o           [           f           A   1        G   1      dpll_eve_byp_mux@290                         ti,mux-clock            o      1                   =          A   2        G   2      dpll_eve_ck@284                      ti,omap4-dpll-clock         o      2        =                A   3        G   3      dpll_eve_m2_ck@294                       ti,divider-clock            o   3        p           {           =                            A   4        G   4      eve_dclk_div                         fixed-factor-clock          o   4        [           f           A           G         dpll_core_h13x2_ck@140                       ti,divider-clock            o           p   ?        {           =  @                        dpll_core_h14x2_ck@144                       ti,divider-clock            o           p   ?        {           =  D                          A   s        G   s      dpll_core_h22x2_ck@154                       ti,divider-clock            o           p   ?        {           =  T                          A   <        G   <      dpll_core_h23x2_ck@158                       ti,divider-clock            o           p   ?        {           =  X                          A           G         dpll_core_h24x2_ck@15c                       ti,divider-clock            o           p   ?        {           =  \                          A          G        dpll_ddr_x2_ck                       ti,omap4-dpll-x2-clock          o   +        A   5        G   5      dpll_ddr_h11x2_ck@228                        ti,divider-clock            o   5        p   ?        {           =  (                        dpll_dsp_x2_ck                       ti,omap4-dpll-x2-clock          o            A   6        G   6      dpll_dsp_m3x2_ck@248                         ti,divider-clock            o   6        p           {           =  H                             7        ׄ         A   7        G   7      dpll_gmac_x2_ck                      ti,omap4-dpll-x2-clock          o   -        A   8        G   8      dpll_gmac_h11x2_ck@2c0                       ti,divider-clock            o   8        p   ?        {           =                            A   9        G   9      dpll_gmac_h12x2_ck@2c4                       ti,divider-clock            o   8        p   ?        {           =                          dpll_gmac_h13x2_ck@2c8                       ti,divider-clock            o   8        p   ?        {           =                            A           G         dpll_gmac_m3x2_ck@2bc                        ti,divider-clock            o   8        p           {           =                          gmii_m_clk_div                       fixed-factor-clock          o   9        [           f         hdmi_clk2_div                        fixed-factor-clock          o   0        [           f           A   O        G   O      hdmi_div_clk                         fixed-factor-clock          o   0        [           f           A   U        G   U      l3_iclk_div@100                      ti,divider-clock            p                      =           o                    A   
        G   
      l4_root_clk_div                      fixed-factor-clock          o   
        [           f           A           G         video1_clk2_div                      fixed-factor-clock          o   :        [           f           A   M        G   M      video1_div_clk                       fixed-factor-clock          o   :        [           f           A   S        G   S      video2_clk2_div                      fixed-factor-clock          o   ;        [           f           A   N        G   N      video2_div_clk                       fixed-factor-clock          o   ;        [           f           A   T        G   T      ipu1_gfclk_mux@520                       ti,mux-clock            o      <                   =              =           <        A   =        G   =      mcasp1_ahclkr_mux@550                        ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =  P        A  	        G  	      mcasp1_ahclkx_mux@550                        ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =  P        A          G        mcasp1_aux_gfclk_mux@550                         ti,mux-clock            o   L   M   N   O                   =  P        A          G        timer5_gfclk_mux@558                         ti,mux-clock          0  o   P   Q   E   F   G   H   I   R   S   T   U   V                   =  X      timer6_gfclk_mux@560                         ti,mux-clock          0  o   P   Q   E   F   G   H   I   R   S   T   U   V                   =  `      timer7_gfclk_mux@568                         ti,mux-clock          0  o   P   Q   E   F   G   H   I   R   S   T   U   V                   =  h      timer8_gfclk_mux@570                         ti,mux-clock          0  o   P   Q   E   F   G   H   I   R   S   T   U   V                   =  p      uart6_gfclk_mux@580                      ti,mux-clock            o   W   X                   =        dummy_ck                         fixed-clock         K             clockdomains             cm_core@8000             ti,dra7-cm-core         =     0    clocks                               dpll_pcie_ref_ck@200                         ti,omap4-dpll-clock         o              =                 A   Y        G   Y      dpll_pcie_ref_m2ldo_ck@210                       ti,divider-clock            o   Y        p           {           =                            A   Z        G   Z      apll_pcie_in_clk_mux@4ae06118            ti,mux-clock            o   Z   [                    =                        A   \        G   \      apll_pcie_ck@21c                         ti,dra7-apll-clock          o   \   Y        =             A   ]        G   ]      optfclk_pciephy1_32khz@4a0093b0          ti,gate-clock           o   Q                    =                     A           G         optfclk_pciephy2_32khz@4a0093b8          ti,gate-clock           o   Q                    =                     A           G         optfclk_pciephy_div@4a00821c             ti,divider-clock            o   ]                    =                                   p           A   ^        G   ^      optfclk_pciephy1_clk@4a0093b0            ti,gate-clock           o   ]                    =             	        A           G         optfclk_pciephy2_clk@4a0093b8            ti,gate-clock           o   ]                    =             	        A           G         optfclk_pciephy1_div_clk@4a0093b0            ti,gate-clock           o   ^                    =             
        A           G         optfclk_pciephy2_div_clk@4a0093b8            ti,gate-clock           o   ^                    =             
        A           G         apll_pcie_clkvcoldo                      fixed-factor-clock          o   ]        [           f         apll_pcie_clkvcoldo_div                      fixed-factor-clock          o   ]        [           f         apll_pcie_m2_ck                      fixed-factor-clock          o   ]        [           f           A           G         dpll_per_byp_mux@14c                         ti,mux-clock            o      _                   =  L        A   `        G   `      dpll_per_ck@140                      ti,omap4-dpll-clock         o      `        =  @  D  L  H        A   a        G   a      dpll_per_m2_ck@150                       ti,divider-clock            o   a        p           {           =  P                          A   b        G   b      func_96m_aon_dclk_div                        fixed-factor-clock          o   b        [           f           A           G         dpll_usb_byp_mux@18c                         ti,mux-clock            o      c                   =          A   d        G   d      dpll_usb_ck@180                      ti,omap4-dpll-j-type-clock          o      d        =                A   e        G   e      dpll_usb_m2_ck@190                       ti,divider-clock            o   e        p           {           =                            A   h        G   h      dpll_pcie_ref_m2_ck@210                      ti,divider-clock            o   Y        p           {           =                            A           G         dpll_per_x2_ck                       ti,omap4-dpll-x2-clock          o   a        A   f        G   f      dpll_per_h11x2_ck@158                        ti,divider-clock            o   f        p   ?        {           =  X                          A   g        G   g      dpll_per_h12x2_ck@15c                        ti,divider-clock            o   f        p   ?        {           =  \                          A   k        G   k      dpll_per_h13x2_ck@160                        ti,divider-clock            o   f        p   ?        {           =  `                          A   }        G   }      dpll_per_h14x2_ck@164                        ti,divider-clock            o   f        p   ?        {           =  d                          A   t        G   t      dpll_per_m2x2_ck@150                         ti,divider-clock            o   f        p           {           =  P                          A   X        G   X      dpll_usb_clkdcoldo                       fixed-factor-clock          o   e        [           f           A   j        G   j      func_128m_clk                        fixed-factor-clock          o   g        [           f           A   x        G   x      func_12m_fclk                        fixed-factor-clock          o   X        [           f         func_24m_clk                         fixed-factor-clock          o   b        [           f           A   @        G   @      func_48m_fclk                        fixed-factor-clock          o   X        [           f           A   W        G   W      func_96m_fclk                        fixed-factor-clock          o   X        [           f         l3init_60m_fclk@104                      ti,divider-clock            o   h        =                      clkout2_clk@6b0                      ti,gate-clock           o   i                   =        l3init_960m_gfclk@6c0                        ti,gate-clock           o   j                   =          A   o        G   o      dss_32khz_clk@1120                       ti,gate-clock           o   Q                   =         dss_48mhz_clk@1120                       ti,gate-clock           o   W           	        =           A  $        G  $      dss_dss_clk@1120                         ti,gate-clock           o   k                   =                    A           G         dss_hdmi_clk@1120                        ti,gate-clock           o   l           
        =           A  %        G  %      dss_video1_clk@1120                      ti,gate-clock           o   m                   =           A  !        G  !      dss_video2_clk@1120                      ti,gate-clock           o   n                   =           A  "        G  "      gpio2_dbclk@1760                         ti,gate-clock           o   Q                   =  `      gpio3_dbclk@1768                         ti,gate-clock           o   Q                   =  h      gpio4_dbclk@1770                         ti,gate-clock           o   Q                   =  p      gpio5_dbclk@1778                         ti,gate-clock           o   Q                   =  x      gpio6_dbclk@1780                         ti,gate-clock           o   Q                   =        gpio7_dbclk@1810                         ti,gate-clock           o   Q                   =        gpio8_dbclk@1818                         ti,gate-clock           o   Q                   =        mmc1_clk32k@1328                         ti,gate-clock           o   Q                   =  (      mmc2_clk32k@1330                         ti,gate-clock           o   Q                   =  0      mmc3_clk32k@1820                         ti,gate-clock           o   Q                   =         mmc4_clk32k@1828                         ti,gate-clock           o   Q                   =  (      sata_ref_clk@1388                        ti,gate-clock           o                      =          A           G         usb_otg_ss1_refclk960m@13f0                      ti,gate-clock           o   o                   =          A           G         usb_otg_ss2_refclk960m@1340                      ti,gate-clock           o   o                   =  @        A           G         usb_phy1_always_on_clk32k@640                        ti,gate-clock           o   Q                   =  @        A           G         usb_phy2_always_on_clk32k@688                        ti,gate-clock           o   Q                   =          A           G         usb_phy3_always_on_clk32k@698                        ti,gate-clock           o   Q                   =          A           G         atl_dpll_clk_mux@c00                         ti,mux-clock            o   Q   :   ;   0                   =           A   q        G   q      atl_gfclk_mux@c00                        ti,mux-clock            o   
   p   q                   =           A           G         rmii_50mhz_clk_mux@13d0                      ti,mux-clock            o   9   r                   =        gmac_rft_clk_mux@13d0                        ti,mux-clock            o   :   ;   p   0   
                   =          A          G        gpu_core_gclk_mux@1220                       ti,mux-clock            o   s   t   (                   =              u           (        A   u        G   u      gpu_hyd_gclk_mux@1220                        ti,mux-clock            o   s   t   (                   =              v           (        A   v        G   v      l3instr_ts_gclk_div@e50                      ti,divider-clock            o   w                   =  P                        mcasp2_ahclkr_mux@1860                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =  `        A          G        mcasp2_ahclkx_mux@1860                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =  `        A          G        mcasp2_aux_gfclk_mux@1860                        ti,mux-clock            o   L   M   N   O                   =  `        A  
        G  
      mcasp3_ahclkx_mux@1868                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =  h        A          G        mcasp3_aux_gfclk_mux@1868                        ti,mux-clock            o   L   M   N   O                   =  h        A          G        mcasp4_ahclkx_mux@1898                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =          A          G        mcasp4_aux_gfclk_mux@1898                        ti,mux-clock            o   L   M   N   O                   =          A          G        mcasp5_ahclkx_mux@1878                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =  x        A          G        mcasp5_aux_gfclk_mux@1878                        ti,mux-clock            o   L   M   N   O                   =  x        A          G        mcasp6_ahclkx_mux@1904                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =          A          G        mcasp6_aux_gfclk_mux@1904                        ti,mux-clock            o   L   M   N   O                   =          A          G        mcasp7_ahclkx_mux@1908                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =          A          G        mcasp7_aux_gfclk_mux@1908                        ti,mux-clock            o   L   M   N   O                   =          A          G        mcasp8_ahclkx_mux@1890                       ti,mux-clock          8  o   >   ?   @   A   B   C   D   E   F   G   H   I   J   K                   =          A          G        mcasp8_aux_gfclk_mux@1890                        ti,mux-clock            o   L   M   N   O                   =          A          G        mmc1_fclk_mux@1328                       ti,mux-clock            o   x   X                   =  (        A   y        G   y      mmc1_fclk_div@1328                       ti,divider-clock            o   y                   p           =  (               mmc2_fclk_mux@1330                       ti,mux-clock            o   x   X                   =  0        A   z        G   z      mmc2_fclk_div@1330                       ti,divider-clock            o   z                   p           =  0               mmc3_gfclk_mux@1820                      ti,mux-clock            o   W   X                   =           A   {        G   {      mmc3_gfclk_div@1820                      ti,divider-clock            o   {                   p           =                  mmc4_gfclk_mux@1828                      ti,mux-clock            o   W   X                   =  (        A   |        G   |      mmc4_gfclk_div@1828                      ti,divider-clock            o   |                   p           =  (               qspi_gfclk_mux@1838                      ti,mux-clock            o   x   }                   =  8        A   ~        G   ~      qspi_gfclk_div@1838                      ti,divider-clock            o   ~                   p           =  8                 A           G         timer10_gfclk_mux@1728                       ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  (      timer11_gfclk_mux@1730                       ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  0      timer13_gfclk_mux@17c8                       ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =        timer14_gfclk_mux@17d0                       ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =        timer15_gfclk_mux@17d8                       ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =        timer16_gfclk_mux@1830                       ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  0      timer2_gfclk_mux@1738                        ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  8      timer3_gfclk_mux@1740                        ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  @      timer4_gfclk_mux@1748                        ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  H      timer9_gfclk_mux@1750                        ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  P      uart1_gfclk_mux@1840                         ti,mux-clock            o   W   X                   =  @      uart2_gfclk_mux@1848                         ti,mux-clock            o   W   X                   =  H      uart3_gfclk_mux@1850                         ti,mux-clock            o   W   X                   =  P      uart4_gfclk_mux@1858                         ti,mux-clock            o   W   X                   =  X      uart5_gfclk_mux@1870                         ti,mux-clock            o   W   X                   =  p      uart7_gfclk_mux@18d0                         ti,mux-clock            o   W   X                   =        uart8_gfclk_mux@18e0                         ti,mux-clock            o   W   X                   =        uart9_gfclk_mux@18e8                         ti,mux-clock            o   W   X                   =        vip1_gclk_mux@1020                       ti,mux-clock            o   
                      =         vip2_gclk_mux@1028                       ti,mux-clock            o   
                      =  (      vip3_gclk_mux@1030                       ti,mux-clock            o   
                      =  0         clockdomains       coreaon_clkdm            ti,clockdomain          o   e               l4@4ae00000          ti,dra7-l4-wkup simple-bus                                   >    J       counter@4000             ti,omap-counter32k          =  @    @        4counter_32k       prm@6000             ti,dra7-prm         =  `   0                      clocks                               sys_clkin1@110                       ti,mux-clock            o                             =                   A           G         abe_dpll_sys_clk_mux@118                         ti,mux-clock            o      E        =          A           G         abe_dpll_bypass_clk_mux@114                      ti,mux-clock            o      Q        =          A           G         abe_dpll_clk_mux@10c                         ti,mux-clock            o      Q        =          A           G         abe_24m_fclk@11c                         ti,divider-clock            o           =                        A   >        G   >      aess_fclk@178                        ti,divider-clock            o           =  x        p           A           G         abe_giclk_div@174                        ti,divider-clock            o           =  t        p           A   R        G   R      abe_lp_clk_div@1d8                       ti,divider-clock            o           =                         A           G         abe_sys_clk_div@120                      ti,divider-clock            o           =           p           A   ?        G   ?      adc_gfclk_mux@1dc                        ti,mux-clock            o      E   Q        =        sys_clk1_dclk_div@1c8                        ti,divider-clock            o           p   @        =                   A           G         sys_clk2_dclk_div@1cc                        ti,divider-clock            o   E        p   @        =                   A           G         per_abe_x1_dclk_div@1bc                      ti,divider-clock            o   p        p   @        =                   A           G         dsp_gclk_div@18c                         ti,divider-clock            o   !        p   @        =                   A           G         gpu_dclk@1a0                         ti,divider-clock            o   (        p   @        =                   A           G         emif_phy_dclk_div@190                        ti,divider-clock            o           p   @        =                   A           G         gmac_250m_dclk_div@19c                       ti,divider-clock            o           p   @        =                   A           G         gmac_main_clk                        fixed-factor-clock          o           [           f           A          G        l3init_480m_dclk_div@1ac                         ti,divider-clock            o   h        p   @        =                   A           G         usb_otg_dclk_div@184                         ti,divider-clock            o           p   @        =                   A           G         sata_dclk_div@1c0                        ti,divider-clock            o           p   @        =                   A           G         pcie2_dclk_div@1b8                       ti,divider-clock            o           p   @        =                   A           G         pcie_dclk_div@1b4                        ti,divider-clock            o           p   @        =                   A           G         emu_dclk_div@194                         ti,divider-clock            o           p   @        =                   A           G         secure_32k_dclk_div@1c4                      ti,divider-clock            o           p   @        =                   A           G         clkoutmux0_clk_mux@158                       ti,mux-clock          X  o                                                                          =  X        A   V        G   V      clkoutmux1_clk_mux@15c                       ti,mux-clock          X  o                                                                          =  \      clkoutmux2_clk_mux@160                       ti,mux-clock          X  o                                                                          =  `        A   i        G   i      custefuse_sys_gfclk_div                      fixed-factor-clock          o           [           f         eve_clk@180                      ti,mux-clock            o   4   7        =        hdmi_dpll_clk_mux@164                        ti,mux-clock            o      E        =  d        A   l        G   l      mlb_clk@134                      ti,divider-clock            o           p   @        =  4                 A   J        G   J      mlbp_clk@130                         ti,divider-clock            o           p   @        =  0                 A   K        G   K      per_abe_x1_gfclk2_div@138                        ti,divider-clock            o   p        p   @        =  8                 A   L        G   L      timer_sys_clk_div@144                        ti,divider-clock            o           =  D        p           A   P        G   P      video1_dpll_clk_mux@168                      ti,mux-clock            o      E        =  h        A   m        G   m      video2_dpll_clk_mux@16c                      ti,mux-clock            o      E        =  l        A   n        G   n      wkupaon_iclk_mux@108                         ti,mux-clock            o              =          A   w        G   w      gpio1_dbclk@1838                         ti,gate-clock           o   Q                   =  8      dcan1_sys_clk_mux@1888                       ti,mux-clock            o      E                   =          A          G        timer1_gfclk_mux@1840                        ti,mux-clock          ,  o   P   Q   E   F   G   H   I   R   S   T   U                   =  @      uart10_gfclk_mux@1880                        ti,mux-clock            o   W   X                   =           clockdomains             scm_conf@c000            syscon          =              A           G            axi@0            simple-bus                                   >Q   Q     0               pcie@51000000           =Q       Q     L               ,rc_dbics ti_conf config                                                              Opci       0  >             0                0  0              ,           6           @            4pcie1           Q         
  Vpcie-phy0           `   	  X        q                                   `                                                                                              okay             ti,dra746-pcie-rc      interrupt-controller                                   ,           A           G            pcie_ep@51000000             =Q      (Q     LQ     (            &  ,ep_dbics ti_conf ep_dbics2 addr_space                             6                                 4pcie1           Q         
  Vpcie-phy0                          	  disabled             ti,dra746-pcie-ep            axi@1            simple-bus                                   >Q  Q    0     0            	  disabled       pcie@51800000           =Q      Q    L               ,rc_dbics ti_conf config               c         d                                    Opci       0  >             0               00  0              ,           6           @           4pcie2           Q         
  Vpcie-phy0                                `                                                                                               ti,dra746-pcie-rc      interrupt-controller                                   ,           A           G               ocmcram@40300000          
   mmio-sram           =@0             >    @0                                 sram-hs@0            ti,secure-ram           =                 ocmcram@40400000          	  disabled          
   mmio-sram           =@@             >    @@                                    ocmcram@40500000          	  disabled          
   mmio-sram           =@P             >    @P                                    bandgap@4a0021e0          0  =J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                  y                      A  3        G  3      dsp_system@40d00000          syscon          =@             A           G         padconf@4844a000             ti,dra7-iodelay         =HD                                           mmc1_iodelay_ddr_rev11_conf             <             $      X  (          ,   7      0     x  4          8          <      <  @          D          H      <  L          P          T          X          \                A           G         mmc1_iodelay_ddr50_rev20_conf               4  J           $        (          ,          0        4          8         <         @          D          H        L          P          T          X          \                A           G         mmc1_iodelay_sdr104_rev11_conf               '     (          ,         4          8          @          D         L          P          X          \                A           G         mmc1_iodelay_sdr104_rev20_conf               X    (          ,          4          8         @          D          L          P          X          \                A           G         mmc2_iodelay_hs200_rev11_conf               m  X    ,          X             ,  X               X     <        <        X                X     x          X             5  X      <      d    X  h               A           G         mmc2_iodelay_hs200_rev20_conf                                         I                 s        y         /              m                                                                 .      d        h   L            A           G         mmc2_iodelay_ddr_3_3v_rev11_conf         \           x                       	  h                            x                            x                              o                                                         "             x               x         x                          `          d          h             mmc2_iodelay_ddr_1_8v_rev11_conf         \                                                                  <                            <                          h    o            x                                             "             <               x         y   <                       `          d          h               A           G         mmc3_iodelay_manual1_conf             x                                                                                                                                                                      mmc4_iodelay_ds_rev11_conf            @          H          L   `      P          T          p  F      t          x          |                              1                            L                                A           G         mmc4_iodelay_ds_rev20_conf            @          H          L  3      P          T          p        t          x          |  e                                                        C                                A           G         mmc4_iodelay_sdr12_hs_sdr25_rev11_conf            @          H  
[      L  $      P          T          p  y      t          x          |                              c                                                            A           G         mmc4_iodelay_sdr12_hs_sdr25_rev20_conf            @          H  {      L  *      P          T          p  u      t          x          |     @                                                   |   ,                            A           G            dma-controller@4a056000          ti,omap4430-sdma            =J`          0                             	          
                                  "           A           G         edma@43300000            ti,edma3-tpcc           4tpcc            =C0           	  ,edma3_cc          $        i         h         g         '  edma3_ccint edma3_mperr edma3_ccerrint          "   @                                        A           G         tptc@43400000            ti,edma3-tptc           4tptc0           =C@                   r           edma3_tcerrint          A           G         tptc@43500000            ti,edma3-tptc           4tptc1           =CP                   s           edma3_tcerrint          A           G         gpio@4ae10000            ti,omap4-gpio           =J                               4gpio1            (        8                    ,         gpio@48055000            ti,omap4-gpio           =HP                              4gpio2            (        8                    ,         gpio@48057000            ti,omap4-gpio           =Hp                              4gpio3            (        8                    ,         gpio@48059000            ti,omap4-gpio           =H                              4gpio4            (        8                    ,         gpio@4805b000            ti,omap4-gpio           =H                              4gpio5            (        8                    ,           A           G         gpio@4805d000            ti,omap4-gpio           =H                              4gpio6            (        8                    ,           A           G         gpio@48051000            ti,omap4-gpio           =H                              4gpio7            (        8                    ,            D         X        A  ?        G  ?      gpio@48053000            ti,omap4-gpio           =H0                   t           4gpio8            (        8                    ,         serial@4806a000          ti,dra742-uart ti,omap4-uart            =H            E          C                4uart1           Kl         okay            k      1      2        ptx rx         serial@4806c000          ti,dra742-uart ti,omap4-uart            =H                   D           4uart2           Kl         okay            k      3      4        ptx rx         serial@48020000          ti,dra742-uart ti,omap4-uart            =H                    E           4uart3           Kl         okay            k      5      6        ptx rx         serial@4806e000          ti,dra742-uart ti,omap4-uart            =H                   A           4uart4           Kl       	  disabled            k      7      8        ptx rx         serial@48066000          ti,dra742-uart ti,omap4-uart            =H`                   d           4uart5           Kl       	  disabled            k      ?      @        ptx rx         serial@48068000          ti,dra742-uart ti,omap4-uart            =H                   e           4uart6           Kl       	  disabled            k      O      P        ptx rx         serial@48420000          ti,dra742-uart ti,omap4-uart            =HB                               4uart7           Kl       	  disabled          serial@48422000          ti,dra742-uart ti,omap4-uart            =HB                               4uart8           Kl       	  disabled          serial@48424000          ti,dra742-uart ti,omap4-uart            =HB@                              4uart9           Kl       	  disabled          serial@4ae2b000          ti,dra742-uart ti,omap4-uart            =J                              4uart10          Kl       	  disabled          mailbox@4a0f4000             ti,omap4-mailbox            =J@          $                                      	  4mailbox1            z                               	  disabled          mailbox@4883a000             ti,omap4-mailbox            =H          0                                                	  4mailbox2            z                               	  disabled          mailbox@4883c000             ti,omap4-mailbox            =H          0                                                	  4mailbox3            z                               	  disabled       mbox_pru1_0                                              	  disabled          mbox_pru1_1                                             	  disabled             mailbox@4883e000             ti,omap4-mailbox            =H          0                                                	  4mailbox4            z                               	  disabled       mbox_pru2_0                                              	  disabled          mbox_pru2_1                                             	  disabled             mailbox@48840000             ti,omap4-mailbox            =H           0                                                	  4mailbox5            z                                 okay            A           G      mbox_ipu1_ipc3x                                           okay            A           G         mbox_dsp1_ipc3x                                           okay            A           G            mailbox@48842000             ti,omap4-mailbox            =H           0                                                	  4mailbox6            z                                 okay            A           G      mbox_ipu2_ipc3x                                           okay            A           G         mbox_dsp2_ipc3x                                           okay            A  0        G  0         mailbox@48844000             ti,omap4-mailbox            =H@          0                                            	  4mailbox7            z                               	  disabled          mailbox@48846000             ti,omap4-mailbox            =H`          0                                            	  4mailbox8            z                               	  disabled          mailbox@4885e000             ti,omap4-mailbox            =H          0        	         
                           	  4mailbox9            z                               	  disabled          mailbox@48860000             ti,omap4-mailbox            =H           0                                            
  4mailbox10           z                               	  disabled          mailbox@48862000             ti,omap4-mailbox            =H           0                                            
  4mailbox11           z                               	  disabled          mailbox@48864000             ti,omap4-mailbox            =H@          0                                            
  4mailbox12           z                               	  disabled          mailbox@48802000             ti,omap4-mailbox            =H           0        {         |         }         ~         
  4mailbox13           z                               	  disabled          timer@4ae18000           ti,omap5430-timer           =J                               4timer1                 timer@48032000           ti,omap5430-timer           =H                    !           4timer2        timer@48034000           ti,omap5430-timer           =H@                   "           4timer3          A           G         timer@48036000           ti,omap5430-timer           =H`                   #           4timer4          A           G         timer@48820000           ti,omap5430-timer           =H                    $           4timer5          A           G         timer@48822000           ti,omap5430-timer           =H                    %           4timer6          A  1        G  1      timer@48824000           ti,omap5430-timer           =H@                   &           4timer7          A           G         timer@48826000           ti,omap5430-timer           =H`                   '           4timer8          A           G         timer@4803e000           ti,omap5430-timer           =H                   (           4timer9          A           G         timer@48086000           ti,omap5430-timer           =H`                   )           4timer10         A           G         timer@48088000           ti,omap5430-timer           =H                   *           4timer11         A           G         timer@4ae20000           ti,omap5430-timer           =J                    Z           4timer12                         timer@48828000           ti,omap5430-timer           =H                  S           4timer13         A  2        G  2      timer@4882a000           ti,omap5430-timer           =H                  T           4timer14       timer@4882c000           ti,omap5430-timer           =H                  U           4timer15       timer@4882e000           ti,omap5430-timer           =H                  V           4timer16       wdt@4ae14000             ti,omap3-wdt            =J@                   K         
  4wd_timer2         spinlock@4a0f6000            ti,omap4-hwspinlock         =J`          	  4spinlock                     dmm@4e000000             ti,dra7-dmm ti,omap5-dmm            =N                     l           4dmm       ipu@58820000             ti,dra7-ipu         =X             ,l2ram           4ipu1                       J U         okay            
                                    &            ipu@55020000             ti,dra7-ipu         =U             ,l2ram           4ipu2                       J          okay            
                                    &            dsp@40800000             ti,dra7-dsp         =@    @     @             ,l2ram l1pram l1dram         4dsp1            6   	  \                      J T         okay            
                                    &         i2c@48070000             ti,omap4-i2c            =H                    3                                     4i2c1            okay            K    tps659038@58             ti,tps659038            =   X         E         b   tps659038_pmic           ti,tps659038-pmic      regulators     smps123         `smps123         o P                  }                 A           G         smps45          `smps45          o P                  }               smps6           `smps6           o P                  }               smps7           `smps7           o P         0         }               smps8           `smps8           o P                  }               smps9           `smps9           o w@         w@         }                 A  D        G  D      ldo1            `ldo1            o w@         2Z         }                 A           G         ldo2            `ldo2            o 2Z         2Z         }               ldo3            `ldo3            o w@         w@         }                 A  &        G  &      ldo9            `ldo9            o                   }                        ldoln           `ldoln           o w@         w@         }                 A  #        G  #      ldousb          `ldousb          o 2Z         2Z                 A           G         regen2          `regen2                    }      sysen1          `sysen1                    }        A  E        G  E      sysen2          `sysen2                    }        A  F        G  F               gpio@20          ti,pcf8575 nxp,pcf8575          =             (        8            &                                  ,           A  :        G  :      gpio@21          ti,pcf8575 nxp,pcf8575          =   !                   (        8            &                                  ,           A  9        G  9      tlv320aic3106@19                         ti,tlv320aic3106            =              (                   okay                       
                      $           A  8        G  8         i2c@48072000             ti,omap4-i2c            =H                    4                                     4i2c2            okay            K         A  @        G  @   gpio@26          ti,pcf8575 nxp,pcf8575          =   &         (        8           A           G      p1           0        9                ?        Jvin6_sel_s0          ov10633@37           ovti,ov10633            =   7        o           vxvclk           T            port       endpoint            ^           n           {                       A  +        G  +               i2c@48060000             ti,omap4-i2c            =H                    8                                     4i2c3            okay            K       i2c@4807a000             ti,omap4-i2c            =H                   9                                     4i2c4          	  disabled          i2c@4807c000             ti,omap4-i2c            =H                   7                                     4i2c5          	  disabled          mmc@4809c000             ti,dra7-hsmmc ti,omap4-hsmmc            =H	                   N           4mmc1                              k      =      >        ptx rx           okay                       q                                                                 !           1           ;               C  Ddefault hs sdr12 sdr25 sdr50 ddr50-rev11 sdr104-rev11 ddr50 sdr104          R           \           f           p           z                                                                 mmc@480b4000             ti,dra7-hsmmc ti,omap4-hsmmc            =H@                   Q           4mmc2                     k      /      0        ptx rx           okay            q                                                        1         ?  Ddefault hs ddr_1_8v-rev11 ddr_1_8v hs200_1_8v-rev11 hs200_1_8v          R           \           f              p           z                          mmc@480ad000             ti,dra7-hsmmc ti,omap4-hsmmc            =H
                   Y           4mmc3                     k      M      N        ptx rx         	  disabled            А                                  mmc@480d1000             ti,dra7-hsmmc ti,omap4-hsmmc            =H                   [           4mmc4                     k      9      :        ptx rx           okay            q                                      1                                    F  Ddefault-rev11 default hs-rev11 hs sdr12-rev11 sdr12 sdr25-rev11 sdr25           R              \              f              p              z                                                                             wlcore@2          
   ti,wl1835           =            &                          mmu@40d01000             ti,dra7-dsp-iommu           =@                            
  4mmu0_dsp1           	            	               okay            A           G         mmu@40d02000             ti,dra7-dsp-iommu           =@                             
  4mmu1_dsp1           	            	              okay            A           G         mmu@58882000             ti,dra7-iommu           =X                            	  4mmu_ipu1            	             	#        okay            A           G         mmu@55082000             ti,dra7-iommu           =U                            	  4mmu_ipu2            	             	#        okay            A           G         pruss_soc_bus@4b226000           ti,am5728-pruss-soc-bus         =K"`             4pruss1                                    >      	  disabled       pruss@4b200000           ti,am5728-pruss       0  =K       K       K!     K"`     K"   K#     X      $  ,dram0 dram1 shrdram2 cfg iep mii_rt                                   >      	  disabled       intc@4b220000            ti,am5728-pruss-intc            =K"              ,intc          `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                  ,         pru@4b234000             ti,am5728-pru           =K#@   0 K"     K"$            ,iram control debug          	9pru0          	  disabled          pru@4b238000             ti,am5728-pru           =K#   0 K"@    K"D            ,iram control debug          	9pru1          	  disabled          mdio@4b232400            ti,davinci_mdio                                   o           vfck         	? B@        =K#$          	  disabled                pruss_soc_bus@4b2a6000           ti,am5728-pruss-soc-bus         =K*`             4pruss2                                    >      	  disabled       pruss@4b280000           ti,am5728-pruss       0  =K(      K(      K)     K*`     K*   K+     X      $  ,dram0 dram1 shrdram2 cfg iep mii_rt                                   >      	  disabled       intc@4b2a0000            ti,am5728-pruss-intc            =K*              ,intc          `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                  ,         pru@4b2b4000             ti,am5728-pru           =K+@   0 K*     K*$            ,iram control debug          	9pru0          	  disabled          pru@4b2b8000             ti,am5728-pru           =K+   0 K*@    K*D            ,iram control debug          	9pru1          	  disabled          mdio@4b2b2400            ti,davinci_mdio                                   o           vfck         	? B@        =K+$          	  disabled                regulator-abb-mpu         
   ti,abb-v3           `abb_mpu                                    o           	H   2        	Y         (  =J}   J}   J`   J ;    JX         D  ,setup-address control-address int-address efuse-address ldo-address         	i           	           	         H  	 ,                  @                 v                        A           G         regulator-abb-ivahd       
   ti,abb-v3         
  `abb_ivahd                                      o           	H   2        	Y         (  =J~4   J~$   J`   J %   J $p         D  ,setup-address control-address int-address efuse-address ldo-address         	i@           	           	         H  	                   0                                       regulator-abb-dspeve          
   ti,abb-v3           `abb_dspeve                                     o           	H   2        	Y         (  =J~0   J~    J`   J %   J $l         D  ,setup-address control-address int-address efuse-address ldo-address         	i            	           	         H  	                   0                                       regulator-abb-gpu         
   ti,abb-v3           `abb_gpu                                    o           	H   2        	Y         (  =J}   J}   J`   J ;   JT         D  ,setup-address control-address int-address efuse-address ldo-address         	i           	           	         H  	                   v                                        spi@48098000             ti,omap4-mcspi          =H	                   <                                     4mcspi1          	         @  k      #      $      %      &      '      (      )      *         ptx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         okay          spi@4809a000             ti,omap4-mcspi          =H	                   =                                     4mcspi2          	            k      +      ,      -      .        ptx0 rx0 tx1 rx1         okay          spi@480b8000             ti,omap4-mcspi          =H                   V                                     4mcspi3          	           k                    ptx0 rx0       	  disabled          spi@480ba000             ti,omap4-mcspi          =H                   +                                     4mcspi4          	           k      F      G        ptx0 rx0       	  disabled          qspi@4b300000            ti,dra7xxx-qspi         =K0     \              ,qspi_base qspi_mmap         	   	  X                                  4qspi            o           vfck         	                 W           okay            	    m25p80@0             s25fl256s1          	         =            	           	                               partition@0       	  	9QSPI.SPL            =             partition@1         	9QSPI.SPL.backup1            =            partition@2         	9QSPI.SPL.backup2            =            partition@3         	9QSPI.SPL.backup3            =            partition@4         	9QSPI.u-boot         =            partition@5         	9QSPI.u-boot-spl-os          =            partition@6         	9QSPI.u-boot-env         =            partition@7         	9QSPI.u-boot-env.backup1         =            partition@8         	9QSPI.kernel         =            partition@9         	9QSPI.file-system            =   b              ocp2scp@4a090000             ti,omap-ocp2scp                                   >        =J	            	  4ocp2scp3       phy@4A096000             ti,phy-pipe3-sata           =J	`    J	d    dJ	h    @        ,phy_rx phy_tx pll_ctrl          
   	  t        o              vsysclk refclk           
    	          
0            A           G         pciephy@4a094000             ti,phy-pipe3-pcie           =J	@    J	D    d        ,phy_rx phy_tx           
              
;              o   Y   Z            ^         ;  vdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          
0            A           G         pciephy@4a095000             ti,phy-pipe3-pcie           =J	P    J	T    d        ,phy_rx phy_tx           
               
;              o   Y   Z            ^         ;  vdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          
0          	  disabled            A           G            sata@4a141100            snps,dwc-ahci           =J     J                   1           Q         	  Vsata-phy            o           4sata            
F         rtc@48838000             ti,am3352-rtc           =H                                        4rtcss           o   Q      ocp2scp@4a080000             ti,omap-ocp2scp                                   >        =J            	  4ocp2scp1       phy@4a084000             ti,dra7x-usb2 ti,omap-usb2          =J@            
   	           o              vwkupclk refclk          
0            
X           A           G         phy@4a085000              ti,dra7x-usb2-phy2 ti,omap-usb2         =JP            
   	  t        o              vwkupclk refclk          
0            
X           A          G        phy@4a084400             ti,omap-usb3            =JD    JH    dJL    @        ,phy_rx phy_tx pll_ctrl          
   	  p        o                 vwkupclk sysclk refclk           
0            A          G           omap_dwc3_1@48880000             ti,dwc3         4usb_otg_ss1         =H                    H                                    
c            >        
m      usb@48890000          
   snps,dwc3           =H   p       $         G          G          H           peripheral host otg         Q             Vusb2-phy usb3-phy           
tsuper-speed         
otg          
         
         
        
m            omap_dwc3_2@488c0000             ti,dwc3         4usb_otg_ss2         =H                    W                                    
c            >        
m     usb@488d0000          
   snps,dwc3           =H   p       $         I          I          W           peripheral host otg         Q        	  Vusb2-phy            
thigh-speed          
host             
         
         
         omap_dwc3_3@48900000             ti,dwc3         4usb_otg_ss3         =H                   X                                    
c            >      	  disabled       usb@48910000          
   snps,dwc3           =H   p       $         X          X         X           peripheral host otg         
thigh-speed          
otg          
         
         elm@48078000             ti,am3352-elm           =H                             4elm         okay            A          G        gpmc@50000000            ti,am3352-gpmc          4gpmc            =P     |                          k                 prxtx            
           
                                             ,            (        8         	  disabled            >                      A          G     nand@0,0             ti,omap2-nand           =                    &                                 
                  
prefetch-dma            bch8                      '           6           H            Y            g   P        y   P                       <           <           
           2                      (           (        	   P           P        ,   P        =            T            n                                            partition@0       	  	9NAND.SPL            =             partition@1         	9NAND.SPL.backup1            =            partition@2         	9NAND.SPL.backup2            =            partition@3         	9NAND.SPL.backup3            =            partition@4         	9NAND.u-boot-spl-os          =            partition@5         	9NAND.u-boot         =            partition@6         	9NAND.u-boot-env         =            partition@7         	9NAND.u-boot-env.backup1         =            partition@8         	9NAND.kernel         =             partition@9         	9NAND.file-system            =   `              atl@4843c000             ti,dra7-atl         =HC           4atl            D   C   B   A        o           vfck         okay                           B           E   p                
@   V"    atl2                                   mcasp@48460000           ti,dra7-mcasp-audio         4mcasp1          =HF      E             ,mpu dat                h          g           tx rx           k                        ptx rx           o      	        vfck ahclkx ahclkr         	  disabled          mcasp@48464000           ti,dra7-mcasp-audio         4mcasp2          =HF@     E             ,mpu dat                                     tx rx           k                        ptx rx           o  
            vfck ahclkx ahclkr         	  disabled          mcasp@48468000           ti,dra7-mcasp-audio         4mcasp3          =HF     F              ,mpu dat                                     tx rx           k                        ptx rx           o            vfck ahclkx          okay                                     B                                                                             A  7        G  7      mcasp@4846c000           ti,dra7-mcasp-audio         4mcasp4          =HF     HC`            ,mpu dat                                     tx rx           k                        ptx rx           o            vfck ahclkx        	  disabled          mcasp@48470000           ti,dra7-mcasp-audio         4mcasp5          =HG      HC            ,mpu dat                                     tx rx           k                        ptx rx           o            vfck ahclkx        	  disabled          mcasp@48474000           ti,dra7-mcasp-audio         4mcasp6          =HG@     HD            ,mpu dat                                     tx rx           k                        ptx rx           o            vfck ahclkx        	  disabled          mcasp@48478000           ti,dra7-mcasp-audio         4mcasp7          =HG     HE             ,mpu dat                                     tx rx           k                        ptx rx           o            vfck ahclkx        	  disabled          mcasp@4847c000           ti,dra7-mcasp-audio         4mcasp8          =HG     HE@            ,mpu dat                                     tx rx           k                        ptx rx           o            vfck ahclkx          okay            A  A        G  A      crossbar@4a002a48            ti,irq-crossbar         =J *H  0                  &           ,                                                                             ,   
                 9            A           G         ethernet@48484000            ti,dra7-cpsw ti,cpsw            4gmac            o          	  vfck cpts            J           Y           e            q            }                       xL                   =HH@    HHR   .                                         0        N         O         P         Q            >        Y   	        okay                mdio@48485000            ti,cpsw-mdio ti,davinci_mdio                                      4davinci_mdio            	? B@        =HHP            A          G        slave@48480200                                       rgmii                    slave@48480300                                       rgmii                    cpsw-phy-sel@4a002554            ti,dra7xx-cpsw-phy-sel          =J %T         	  ,gmii-sel             can@481cc000             ti,dra7-d_can           4dcan1           =J                	  X                              o          ok          Ddefault sleep active            R          \          f        can@481d0000             ti,dra7-d_can           4dcan2           =HH                 	  X                             o         	  disabled          gpu@56000000             ti,dra7-sgx544 img,sgx544           =V              ,gpu_ocp_base                              4gpu         o   
   u   v        viclk fclk1 fclk2          bb2d@59000000            ti,dra7-bb2d            =Y                     x           4bb2d            o          vfclk            okay          dss@58000000             ti,dra7-dss         ok        	  4dss_core               	  8                                  >      (  =X      X @T   X C     X T   X            (  ,dss pll1_clkctrl pll1 pll2_clkctrl pll2         o     !  "        vfck video1_clk video2_clk             #   dispc@58001000           ti,dra7-dispc           =X                             
  4dss_dispc           o           vfck         '   	  4      encoder@58060000             ti,dra7-hdmi             =X     X    X    X            ,wp pll phy core                `           okay          	  4dss_hdmi            o  $  %        vfck sys_clk         k      L      	  paudio_tx            2  &   port       endpoint            ^  '        A  B        G  B               epwmss@4843e000           ti,dra746-pwmss ti,am33xx-pwmss         =HC    0        4epwmss0                                	  disabled             >   pwm@4843e200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm           >           =HC            o  (         
  vtbclk fck         	  disabled          ecap@4843e100            ti,dra746-ecap ti,am3352-ecap           >           =HC            o           vfck       	  disabled             epwmss@48440000           ti,dra746-pwmss ti,am33xx-pwmss         =HD     0        4epwmss1                                	  disabled             >   pwm@48440200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm           >           =HD            o  )         
  vtbclk fck         	  disabled          ecap@48440100            ti,dra746-ecap ti,am3352-ecap           >           =HD            o           vfck       	  disabled             epwmss@48442000           ti,dra746-pwmss ti,am33xx-pwmss         =HD     0        4epwmss2                                	  disabled             >   pwm@48442200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm           >           =HD"            o  *         
  vtbclk fck         	  disabled          ecap@48442100            ti,dra746-ecap ti,am3352-ecap           >           =HD!            o           vfck       	  disabled             aes@4b500000             ti,omap4-aes            4aes1            =KP                    P           k     o         n            ptx rx           o   
        vfck       aes@4b700000             ti,omap4-aes            4aes2            =Kp                    ;           k     r         q            ptx rx           o   
        vfck       des@480a5000             ti,omap4-des            4des         =H
P                   M           k      u      t        ptx rx           o   
        vfck       sham@53100000            ti,omap5-sham           4sham            =K                   .           k     w            prx          o   
        vfck       rng@48090000             ti,omap4-rng            4rng         =H	                     /           o   
        vfck       opp-supply@4a003b20          ti,omap5-opp-supply         =J ;            I ,     @    v           [ `      vpe          ti,vpe          4vpe         o           vfck       @  =H     H     H     H     H    <H    HW    H          A  ,vpe_top vpe_chr_us0 vpe_chr_us1 vpe_chr_us2 vpe_dei sc csc vpdma                  b                                   vip@0x48970000           ti,vip1       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  ,vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         4vip1                  _                    '   	  4                                  okay       port@0                                    =            okay            A           G      endpoint@0           v        ^  +         port@1                                    =         	  disabled          port@2                                    =         	  disabled          port@3                                    =         	  disabled             dsp_system@41500000          syscon          =AP             A  ,        G  ,      omap_dwc3_4@48940000             ti,dwc3         4usb_otg_ss4         =H                   Z                                    
c            >      	  disabled       usb@48950000          
   snps,dwc3           =H   p       $        Y         Y         Z           peripheral host otg         
thigh-speed          
otg          mmu@41501000             ti,dra7-dsp-iommu           =AP                            
  4mmu0_dsp2           	            	  ,            okay            A  -        G  -      mmu@41502000             ti,dra7-dsp-iommu           =AP                             
  4mmu1_dsp2           	            	  ,           okay            A  .        G  .      dsp@41000000             ti,dra7-dsp         =A     A`     Ap             ,l2ram l1pram l1dram         4dsp2            6   	  `          -  .        J V         okay            
  /             0          1        &  2      vip@0x48990000           ti,vip2       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  ,vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         4vip2                  `                    '   	  4                                	  disabled       port@0                                    =          	  disabled          port@1                                    =         	  disabled          port@2                                    =         	  disabled          port@3                                    =         	  disabled             vip@0x489b0000           ti,vip3       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  ,vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         4vip3                  a                    '   	  4                                	  disabled       port@0                                    =          	  disabled          port@1                                    =         	  disabled                thermal-zones      cpu_thermal                                3       trips      cpu_alert                              Vpassive         A  4        G  4      cpu_crit             H                	  Vcritical             cooling-maps       map0              4          5            gpu_thermal                                3      trips      gpu_crit             H                	  Vcritical                core_thermal                                   3      trips      core_crit            H                	  Vcritical                dspeve_thermal                                 3      trips      dspeve_crit          H                	  Vcritical                iva_thermal                                3      trips      iva_crit             H                	  Vcritical                   pmu          arm,cortex-a15-pmu           &                                     sound0           simple-audio-card           DRA7xx-EVM        H  Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         Headphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         +dsp_b           D  6        f  6            simple-audio-card,cpu             7         V"         A  6        G  6      simple-audio-card,codec           8        o   B         extcon_usb1          linux,extcon-usb-gpio             9               A           G         leds          
   gpio-leds      led0          
  	9dra7:usr1           9  :              off       led1          
  	9dra7:usr2           9  :              off       led2          
  	9dra7:usr3           9  :              off       led3          
  	9dra7:usr4           9  :              off          gpio_keys         
   gpio-keys                                         USER1         	  	9btnUser1                       9  :            USER2         	  	9btnUser2                      9  :               connector@1          hdmi-connector          	9hdmi            Va      port       endpoint            ^  ;        A  C        G  C            encoder@1            ti,dra7evm-tpd12s015            Di2c ddc         R  <  =        \  <  >      $  9                      ?                 @          A   ports                                port@0          =       endpoint            ^  B        A  '        G  '         port@1          =      endpoint            ^  C        A  ;        G  ;               clk_ov10633_fixed                        fixed-clock         Kn6         A           G         memory@0            Omemory          =           `         reserved-memory                                   >   ipu2_cma@95800000            shared-dma-pool         =                             okay            A           G         dsp1_cma@99000000            shared-dma-pool         =                               okay            A           G         ipu1_cma@9d000000            shared-dma-pool         =                               okay            A           G         dsp2_cma@9f000000            shared-dma-pool         =                               okay            A  /        G  /         fixedregulator-evm_1v8           regulator-fixed         `evm_1v8           D        o w@         w@        A           G         fixedregulator-sd            regulator-fixed         `evm_3v3_sd          o 2Z         2Z         "          9               A           G         fixedregulator-evm_3v3_sw            regulator-fixed         `evm_3v3_sw            E        o 2Z         2Z        A           G         fixedregulator-aic_dvdd          regulator-fixed       	  `aic_dvdd                       o w@         w@        A           G         fixedregulator-mmcwl             regulator-fixed         `vmmcwl_fixed            o w@         w@                          5 p         "        A           G         fixedregulator-vtt           regulator-fixed       
  `vtt_fixed           o p         p         }                  "          F          ?             extcon_usb2          linux,extcon-usb-gpio             9               A          G           	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 rproc3 display0 sound0 sound1 interrupts interrupt-controller #interrupt-cells reg linux,phandle device_type operating-points-v2 clocks clock-names clock-latency cooling-min-level cooling-max-level #cooling-cells vbb-supply vdd-supply ti,syscon-efuse ti,syscon-rev opp-shared opp-hz opp-microvolt opp-supported-hw opp-suspend ti,hwmods ranges interrupts-extended syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two assigned-clocks assigned-clock-rates assigned-clock-parents ti,dividers ti,set-rate-parent reg-names num-lanes linux,pci-domain phys phy-names syscon-lane-conf syscon-lane-sel interrupt-map-mask interrupt-map status num-ib-windows num-ob-windows syscon-legacy-mode #thermal-sensor-cells pinctrl-pin-array dma-channels interrupt-names ti,tptcs gpio-controller #gpio-cells ti,no-reset-on-init ti,no-idle-on-init dmas dma-names #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,timer-alwon ti,timer-secure #hwlock-cells iommus ti,rproc-standby-info memory-region mboxes timers watchdog-timers syscon-bootreg ti,palmas-override-powerhold ti,system-power-controller regulator-always-on regulator-boot-on regulator-allow-bypass lines-initial-states #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply gpio-hog gpios output-low line-name mux-gpios remote-endpoint hsync-active vsync-active pclk-sample ti,dual-volt ti,needs-special-reset pbias-supply max-frequency sd-uhs-sdr104 sd-uhs-sdr50 sd-uhs-ddr50 sd-uhs-sdr25 sd-uhs-sdr12 vmmc-supply vmmc_aux-supply bus-width cd-gpios pinctrl-names pinctrl-0 pinctrl-1 pinctrl-2 pinctrl-3 pinctrl-4 pinctrl-5 pinctrl-6 pinctrl-7 pinctrl-8 mmc-hs200-1_8v mmc-ddr-1_8v cap-power-off-card keep-power-in-suspend ti,non-removable #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back label bus_freq ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info ti,spi-num-cs syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width syscon-phy-power syscon-pllreset #phy-cells syscon-pcs ports-implemented phy-supply utmi-mode extcon maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,devctrl_halt_quirk gpmc,num-cs gpmc,num-waitpins rb-gpios ti,nand-xfer-type ti,nand-ecc-opt ti,elm-id nand-bus-width gpmc,device-width gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,access-ns gpmc,wr-access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns ti,provided-clocks bws aws op-mode tdm-slots serial-dir tx-num-evt rx-num-evt ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map cpdma_channels ale_entries bd_ram_size mac_control slaves active_slave cpts_clock_mult cpts_clock_shift ti,no-idle dual_emac mac-address phy_id phy-mode dual_emac_res_vlan syscon-raminit syscon-pll-ctrl vdda_video-supply syscon-pol vdda-supply #pwm-cells ti,efuse-settings ti,absolute-max-voltage-uv slave-mode polling-delay-passive polling-delay thermal-sensors temperature hysteresis trip cooling-device simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency id-gpio default-state autorepeat linux,code ddc-i2c-bus mcasp-gpio reusable vin-supply enable-active-high startup-delay-us 