 t   8 d   (             d                                                      '   ti,dra7-evm ti,dra742 ti,dra74 ti,dra7           &         
   7TI DRA742      chosen           =/ocp/serial@4806a000          aliases          I/ocp/i2c@48070000            N/ocp/i2c@48072000            S/ocp/i2c@48060000            X/ocp/i2c@4807a000            ]/ocp/i2c@4807c000            b/ocp/serial@4806a000             j/ocp/serial@4806c000             r/ocp/serial@48020000             z/ocp/serial@4806e000             /ocp/serial@48066000             /ocp/serial@48068000             /ocp/serial@48420000             /ocp/serial@48422000             /ocp/serial@48424000             /ocp/serial@4ae2b000          &   /ocp/ethernet@48484000/slave@48480200         &   /ocp/ethernet@48484000/slave@48480300            /ocp/can@4ae3c000            /ocp/can@48480000            /ocp/qspi@4b300000           /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000            /ocp/dsp@41000000            /connector@1             /sound0       #  /ocp/dss@58000000/encoder@58060000        timer            arm,armv7-timer       0                                
           &         interrupt-controller@48211000            arm,cortex-a15-gic                   ,         @  =    H!            H!              H!@             H!`                       	           &           A         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu                    ,           =    H(                 &           A         cpus                                 cpu@0           Icpu          arm,cortex-a15          =            U           i           pcpu         |                                          A         cpu@1           Icpu          arm,cortex-a15          =           U           i           pcpu         |                                opp-table            operating-points-v2-ti-cpu                              A      opp_nom-1000000000              ;          , P 0 , P 0                             opp_od-1176000000               FV          @  @ @  @                    opp_high@1500000000             Yh/          v ~  v ~                        soc          ti,omap-infra      mpu          ti,omap5-mpu            mpu          ocp          ti,dra7-l3-noc simple-bus                                                           l3_main_1 l3_main_2          =    D              E                                          
      l4@4a000000          ti,dra7-l4-cfg simple-bus                                        J    "    scm@2000             ti,dra7-scm-core simple-bus         =                                                        scm_conf@0           syscon simple-bus           =                                                           A   	   pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         =                 	   pbias_mmc_omap5         pbias_mmc_omap5         ' w@        ? 2Z        A            clocks                               dss_deshdcp_clk@558         W             ti,gate-clock           i   
        d            =  X      ehrpwm0_tbclk@558           W             ti,gate-clock           i           d           =  X        A         ehrpwm1_tbclk@558           W             ti,gate-clock           i           d           =  X        A         ehrpwm2_tbclk@558           W             ti,gate-clock           i           d           =  X        A         sys_32k_ck          W             ti,mux-clock            i                    d           =          A   P            pinmux@1400          ti,dra7-padconf pinctrl-single          =     h                                  q           ,                                ?        A      mmc1_pins_default         0    T     X     \     `     d     h           A         mmc1_pins_sdr12       0    T     X     \     `     d     h           A         mmc1_pins_hs          0    T   X   \   `   d   h         A         mmc1_pins_sdr25       0    T   X   \   `   d   h         A         mmc1_pins_sdr50       0    T   X   \   `   d   h         A         mmc1_pins_ddr50       0    T    X    \    `    d    h          A         mmc1_pins_sdr104          0    T    X    \    `    d    h          A         mmc2_pins_default         P                                                            A         mmc2_pins_hs          P                                                            A         mmc2_pins_ddr_3_3v_rev11          P                                                mmc2_pins_ddr_1_8v_rev11          P                                                  A         mmc2_pins_ddr_rev20       P                                                            A         mmc2_pins_hs200       P                                                  A         mmc4_pins_default         0                            A         mmc4_pins_hs          0                            A         mmc3_pins_default         0    |                                  mmc3_pins_hs          0    |                                  mmc3_pins_sdr12       0    |                                  mmc3_pins_sdr25       0    |                                  mmc3_pins_sdr50       0    |                            mmc4_pins_sdr12       0                            A         mmc4_pins_sdr25       0                            A         dcan1_pins_default                           A         dcan1_pins_sleep                            A         pinmux_mcasp8_axr2_pin                      A         pinmux_hdmi_i2c_pins_default                              A  	      pinmux_hdmi_i2c_pins_ddc                            A  
      dcan2_pins_default                          A         dcan2_pins_sleep                            A            scm_conf@1c04            syscon          =                         A         scm_conf@1c24            syscon          =  $   $        A         dma-router@b78           ti,dra7-dma-crossbar            =  x                                                        A         dma-router@c78           ti,dra7-dma-crossbar            =  x   |                                                     A            cm_core_aon@5000             ti,dra7-cm-core-aon simple-bus                                   =  P                   P        clocks                               atl_clkin0_ck           W             ti,dra7-atl-clock           i                  A         atl_clkin1_ck           W             ti,dra7-atl-clock           i                  A         atl_clkin2_ck           W             ti,dra7-atl-clock           i                  A         atl_clkin3_ck           W             ti,dra7-atl-clock           i                  A         hdmi_clkin_ck           W             fixed-clock                     A   0      mlb_clkin_ck            W             fixed-clock                     A         mlbp_clkin_ck           W             fixed-clock                     A         pciesref_acs_clk_ck         W             fixed-clock                  A   @      ref_clkin0_ck           W             fixed-clock                   ref_clkin1_ck           W             fixed-clock                   ref_clkin2_ck           W             fixed-clock                   ref_clkin3_ck           W             fixed-clock                   rmii_clk_ck         W             fixed-clock                   sdvenc_clkin_ck         W             fixed-clock                   secure_32k_clk_src_ck           W             fixed-clock                    A   k      sys_clk32_crystal_ck            W             fixed-clock                    A         sys_clk32_pseudo_ck         W             fixed-factor-clock          i           !           ,  b        A         virt_12000000_ck            W             fixed-clock                   A   Y      virt_13000000_ck            W             fixed-clock          ]@      virt_16800000_ck            W             fixed-clock          Y         A   [      virt_19200000_ck            W             fixed-clock         $         A   \      virt_20000000_ck            W             fixed-clock         1-         A   Z      virt_26000000_ck            W             fixed-clock                 A   ]      virt_27000000_ck            W             fixed-clock                 A   ^      virt_38400000_ck            W             fixed-clock         I         A   _      sys_clkin2          W             fixed-clock         X         A   `      usb_otg_clkin_ck            W             fixed-clock                     A   h      video1_clkin_ck         W             fixed-clock                     A   :      video1_m2_clkin_ck          W             fixed-clock                     A   /      video2_clkin_ck         W             fixed-clock                     A   ;      video2_m2_clkin_ck          W             fixed-clock                     A   .      dpll_abe_ck@1e0         W             ti,omap4-dpll-m4xen-clock           i              =                A         dpll_abe_x2_ck          W             ti,omap4-dpll-x2-clock          i           A         dpll_abe_m2x2_ck@1f0            W             ti,divider-clock            i           6           A           =           S         j        A         abe_clk@108         W             ti,divider-clock            i           6           =                   A   b      dpll_abe_m2_ck@1f0          W             ti,divider-clock            i           6           A           =           S         j        A   d      dpll_abe_m3x2_ck@1f4            W             ti,divider-clock            i           6           A           =           S         j        A         dpll_core_byp_mux@12c           W             ti,mux-clock            i              d           =  ,        A         dpll_core_ck@120            W             ti,omap4-dpll-core-clock            i              =     $  ,  (        A         dpll_core_x2_ck         W             ti,omap4-dpll-x2-clock          i           A         dpll_core_h12x2_ck@13c          W             ti,divider-clock            i           6   ?        A           =  <         S         j        A         mpu_dpll_hs_clk_div         W             fixed-factor-clock          i           !           ,           A         dpll_mpu_ck@160         W             ti,omap5-mpu-dpll-clock         i              =  `  d  l  h        A         dpll_mpu_m2_ck@170          W             ti,divider-clock            i           6           A           =  p         S         j        A         mpu_dclk_div            W             fixed-factor-clock          i           !           ,           A   o      dsp_dpll_hs_clk_div         W             fixed-factor-clock          i           !           ,           A         dpll_dsp_byp_mux@240            W             ti,mux-clock            i              d           =  @        A         dpll_dsp_ck@234         W             ti,omap4-dpll-clock         i              =  4  8  @  <                    #F         A          dpll_dsp_m2_ck@244          W             ti,divider-clock            i            6           A           =  D         S         j           !        #F         A   !      iva_dpll_hs_clk_div         W             fixed-factor-clock          i           !           ,           A   "      dpll_iva_byp_mux@1ac            W             ti,mux-clock            i      "        d           =          A   #      dpll_iva_ck@1a0         W             ti,omap4-dpll-clock         i      #        =                   $        Ep}@        A   $      dpll_iva_m2_ck@1b0          W             ti,divider-clock            i   $        6           A           =           S         j           %        %        A   %      iva_dclk            W             fixed-factor-clock          i   %        !           ,           A   q      dpll_gpu_byp_mux@2e4            W             ti,mux-clock            i              d           =          A   &      dpll_gpu_ck@2d8         W             ti,omap4-dpll-clock         i      &        =                   '        Ly@        A   '      dpll_gpu_m2_ck@2e8          W             ti,divider-clock            i   '        6           A           =           S         j           (        _(k        A   (      dpll_core_m2_ck@130         W             ti,divider-clock            i           6           A           =  0         S         j        A   )      core_dpll_out_dclk_div          W             fixed-factor-clock          i   )        !           ,           A   s      dpll_ddr_byp_mux@21c            W             ti,mux-clock            i              d           =          A   *      dpll_ddr_ck@210         W             ti,omap4-dpll-clock         i      *        =                A   +      dpll_ddr_m2_ck@220          W             ti,divider-clock            i   +        6           A           =            S         j        A   e      dpll_gmac_byp_mux@2b4           W             ti,mux-clock            i              d           =          A   ,      dpll_gmac_ck@2a8            W             ti,omap4-dpll-clock         i      ,        =                A   -      dpll_gmac_m2_ck@2b8         W             ti,divider-clock            i   -        6           A           =           S         j        A   f      video2_dclk_div         W             fixed-factor-clock          i   .        !           ,           A   u      video1_dclk_div         W             fixed-factor-clock          i   /        !           ,           A   v      hdmi_dclk_div           W             fixed-factor-clock          i   0        !           ,           A   w      per_dpll_hs_clk_div         W             fixed-factor-clock          i           !           ,           A   C      usb_dpll_hs_clk_div         W             fixed-factor-clock          i           !           ,           A   G      eve_dpll_hs_clk_div         W             fixed-factor-clock          i           !           ,           A   1      dpll_eve_byp_mux@290            W             ti,mux-clock            i      1        d           =          A   2      dpll_eve_ck@284         W             ti,omap4-dpll-clock         i      2        =                A   3      dpll_eve_m2_ck@294          W             ti,divider-clock            i   3        6           A           =           S         j        A   4      eve_dclk_div            W             fixed-factor-clock          i   4        !           ,           A         dpll_core_h13x2_ck@140          W             ti,divider-clock            i           6   ?        A           =  @         S         j      dpll_core_h14x2_ck@144          W             ti,divider-clock            i           6   ?        A           =  D         S         j        A   Q      dpll_core_h22x2_ck@154          W             ti,divider-clock            i           6   ?        A           =  T         S         j        A   =      dpll_core_h23x2_ck@158          W             ti,divider-clock            i           6   ?        A           =  X         S         j        A   V      dpll_core_h24x2_ck@15c          W             ti,divider-clock            i           6   ?        A           =  \         S         j      dpll_ddr_x2_ck          W             ti,omap4-dpll-x2-clock          i   +        A   5      dpll_ddr_h11x2_ck@228           W             ti,divider-clock            i   5        6   ?        A           =  (         S         j      dpll_dsp_x2_ck          W             ti,omap4-dpll-x2-clock          i            A   6      dpll_dsp_m3x2_ck@248            W             ti,divider-clock            i   6        6           A           =  H         S         j           7        ׄ         A   7      dpll_gmac_x2_ck         W             ti,omap4-dpll-x2-clock          i   -        A   8      dpll_gmac_h11x2_ck@2c0          W             ti,divider-clock            i   8        6   ?        A           =           S         j        A   9      dpll_gmac_h12x2_ck@2c4          W             ti,divider-clock            i   8        6   ?        A           =           S         j      dpll_gmac_h13x2_ck@2c8          W             ti,divider-clock            i   8        6   ?        A           =           S         j        A         dpll_gmac_m3x2_ck@2bc           W             ti,divider-clock            i   8        6           A           =           S         j      gmii_m_clk_div          W             fixed-factor-clock          i   9        !           ,         hdmi_clk2_div           W             fixed-factor-clock          i   0        !           ,         hdmi_div_clk            W             fixed-factor-clock          i   0        !           ,         l3_iclk_div@100         W             ti,divider-clock            6           d           =           i                    A   
      l4_root_clk_div         W             fixed-factor-clock          i   
        !           ,           A         video1_clk2_div         W             fixed-factor-clock          i   :        !           ,         video1_div_clk          W             fixed-factor-clock          i   :        !           ,         video2_clk2_div         W             fixed-factor-clock          i   ;        !           ,         video2_div_clk          W             fixed-factor-clock          i   ;        !           ,         dummy_ck            W             fixed-clock                      clockdomains          mpu_cm@300           ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W            dsp1_cm@400          ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W            ipu1_cm@500          ti,omap4-cm         =      @                                              clk@20           ti,clkctrl          =                W              <                  =        A   <         ipu_cm@540           ti,omap4-cm         =  @                                          @      clk@0            ti,clkctrl          =       D        W           A            dsp2_cm@600          ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W            rtc_cm@700           ti,omap4-cm         =                                                    clk@40           ti,clkctrl          =   @           W               cm_core@8000             ti,dra7-cm-core simple-bus                                   =     0                  0    clocks                               dpll_pcie_ref_ck@200            W             ti,omap4-dpll-clock         i              =                 A   >      dpll_pcie_ref_m2ldo_ck@210          W             ti,divider-clock            i   >        6           A           =           S         j        A   ?      apll_pcie_in_clk_mux@4ae06118            ti,mux-clock            i   ?   @        W            =             d           A   A      apll_pcie_ck@21c            W             ti,dra7-apll-clock          i   A   >        =             A   B      optfclk_pciephy_div@4a00821c             ti,divider-clock            i   B        W            =                        d           6           A         apll_pcie_clkvcoldo         W             fixed-factor-clock          i   B        !           ,         apll_pcie_clkvcoldo_div         W             fixed-factor-clock          i   B        !           ,         apll_pcie_m2_ck         W             fixed-factor-clock          i   B        !           ,           A   j      dpll_per_byp_mux@14c            W             ti,mux-clock            i      C        d           =  L        A   D      dpll_per_ck@140         W             ti,omap4-dpll-clock         i      D        =  @  D  L  H        A   E      dpll_per_m2_ck@150          W             ti,divider-clock            i   E        6           A           =  P         S         j        A   F      func_96m_aon_dclk_div           W             fixed-factor-clock          i   F        !           ,           A   x      dpll_usb_byp_mux@18c            W             ti,mux-clock            i      G        d           =          A   H      dpll_usb_ck@180         W             ti,omap4-dpll-j-type-clock          i      H        =                A   I      dpll_usb_m2_ck@190          W             ti,divider-clock            i   I        6           A           =           S         j        A   M      dpll_pcie_ref_m2_ck@210         W             ti,divider-clock            i   >        6           A           =           S         j        A   i      dpll_per_x2_ck          W             ti,omap4-dpll-x2-clock          i   E        A   J      dpll_per_h11x2_ck@158           W             ti,divider-clock            i   J        6   ?        A           =  X         S         j        A   K      dpll_per_h12x2_ck@15c           W             ti,divider-clock            i   J        6   ?        A           =  \         S         j      dpll_per_h13x2_ck@160           W             ti,divider-clock            i   J        6   ?        A           =  `         S         j      dpll_per_h14x2_ck@164           W             ti,divider-clock            i   J        6   ?        A           =  d         S         j        A   R      dpll_per_m2x2_ck@150            W             ti,divider-clock            i   J        6           A           =  P         S         j        A   L      dpll_usb_clkdcoldo          W             fixed-factor-clock          i   I        !           ,           A   O      func_128m_clk           W             fixed-factor-clock          i   K        !           ,         func_12m_fclk           W             fixed-factor-clock          i   L        !           ,         func_24m_clk            W             fixed-factor-clock          i   F        !           ,         func_48m_fclk           W             fixed-factor-clock          i   L        !           ,         func_96m_fclk           W             fixed-factor-clock          i   L        !           ,         l3init_60m_fclk@104         W             ti,divider-clock            i   M        =                      clkout2_clk@6b0         W             ti,gate-clock           i   N        d           =        l3init_960m_gfclk@6c0           W             ti,gate-clock           i   O        d           =        usb_phy1_always_on_clk32k@640           W             ti,gate-clock           i   P        d           =  @        A         usb_phy2_always_on_clk32k@688           W             ti,gate-clock           i   P        d           =          A         usb_phy3_always_on_clk32k@698           W             ti,gate-clock           i   P        d           =          A         gpu_core_gclk_mux@1220          W             ti,mux-clock            i   Q   R   (        d           =              S           (        A   S      gpu_hyd_gclk_mux@1220           W             ti,mux-clock            i   Q   R   (        d           =              T           (        A   T      l3instr_ts_gclk_div@e50         W             ti,divider-clock            i   U        d           =  P                        vip1_gclk_mux@1020          W             ti,mux-clock            i   
   V        d           =         vip2_gclk_mux@1028          W             ti,mux-clock            i   
   V        d           =  (      vip3_gclk_mux@1030          W             ti,mux-clock            i   
   V        d           =  0         clockdomains       coreaon_clkdm            ti,clockdomain          i   I         coreaon_cm@600           ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W           A            l3main1_cm@700           ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =       t        W            ipu2_cm@900          ti,omap4-cm         =  	                                           	       clk@20           ti,clkctrl          =               W            dma_cm@a00           ti,omap4-cm         =  
                                           
       clk@20           ti,clkctrl          =               W            emif_cm@b00          ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W            atl_cm@c00           ti,omap4-cm         =                                                    clk@0            ti,clkctrl          =               W           A            l4cfg_cm@d00             ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W            l3instr_cm@e00           ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W            dss_cm@1100          ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W           A            l3init_cm@1300           ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =               W           A            l4per_cm@1700            ti,omap4-cm         =                                                    clk@0            ti,clkctrl          =              W              W  h              X        A   W               l4@4ae00000          ti,dra7-l4-wkup simple-bus                                       J       counter@4000             ti,omap-counter32k          =  @    @        counter_32k       prm@6000             ti,dra7-prm simple-bus          =  `   0                                                          `   0    clocks                               sys_clkin1@110          W             ti,mux-clock            i   Y   Z   [   \   ]   ^   _        =           S        A         abe_dpll_sys_clk_mux@118            W             ti,mux-clock            i      `        =          A   a      abe_dpll_bypass_clk_mux@114         W             ti,mux-clock            i   a   P        =          A         abe_dpll_clk_mux@10c            W             ti,mux-clock            i   a   P        =          A         abe_24m_fclk@11c            W             ti,divider-clock            i           =                        A   X      aess_fclk@178           W             ti,divider-clock            i   b        =  x        6           A   c      abe_giclk_div@174           W             ti,divider-clock            i   c        =  t        6         abe_lp_clk_div@1d8          W             ti,divider-clock            i           =                         A         abe_sys_clk_div@120         W             ti,divider-clock            i           =           6         adc_gfclk_mux@1dc           W             ti,mux-clock            i      `   P        =        sys_clk1_dclk_div@1c8           W             ti,divider-clock            i           6   @        =                   A   l      sys_clk2_dclk_div@1cc           W             ti,divider-clock            i   `        6   @        =                   A   m      per_abe_x1_dclk_div@1bc         W             ti,divider-clock            i   d        6   @        =                   A   n      dsp_gclk_div@18c            W             ti,divider-clock            i   !        6   @        =                   A   p      gpu_dclk@1a0            W             ti,divider-clock            i   (        6   @        =                   A   r      emif_phy_dclk_div@190           W             ti,divider-clock            i   e        6   @        =                   A   t      gmac_250m_dclk_div@19c          W             ti,divider-clock            i   f        6   @        =                   A   g      gmac_main_clk           W             fixed-factor-clock          i   g        !           ,           A         l3init_480m_dclk_div@1ac            W             ti,divider-clock            i   M        6   @        =                   A   y      usb_otg_dclk_div@184            W             ti,divider-clock            i   h        6   @        =                   A   z      sata_dclk_div@1c0           W             ti,divider-clock            i           6   @        =                   A   {      pcie2_dclk_div@1b8          W             ti,divider-clock            i   i        6   @        =                   A   |      pcie_dclk_div@1b4           W             ti,divider-clock            i   j        6   @        =                   A   }      emu_dclk_div@194            W             ti,divider-clock            i           6   @        =                   A   ~      secure_32k_dclk_div@1c4         W             ti,divider-clock            i   k        6   @        =                   A         clkoutmux0_clk_mux@158          W             ti,mux-clock          X  i   l   m   n   o   p   q   r   s   t   g   u   v   w   x   y   z   {   |   }   ~              =  X      clkoutmux1_clk_mux@15c          W             ti,mux-clock          X  i   l   m   n   o   p   q   r   s   t   g   u   v   w   x   y   z   {   |   }   ~              =  \      clkoutmux2_clk_mux@160          W             ti,mux-clock          X  i   l   m   n   o   p   q   r   s   t   g   u   v   w   x   y   z   {   |   }   ~              =  `        A   N      custefuse_sys_gfclk_div         W             fixed-factor-clock          i           !           ,         eve_clk@180         W             ti,mux-clock            i   4   7        =        hdmi_dpll_clk_mux@164           W             ti,mux-clock            i      `        =  d      mlb_clk@134         W             ti,divider-clock            i           6   @        =  4               mlbp_clk@130            W             ti,divider-clock            i           6   @        =  0               per_abe_x1_gfclk2_div@138           W             ti,divider-clock            i   d        6   @        =  8               timer_sys_clk_div@144           W             ti,divider-clock            i           =  D        6         video1_dpll_clk_mux@168         W             ti,mux-clock            i      `        =  h      video2_dpll_clk_mux@16c         W             ti,mux-clock            i      `        =  l      wkupaon_iclk_mux@108            W             ti,mux-clock            i              =          A   U         clockdomains          wkupaon_cm@1800          ti,omap4-cm         =                                                    clk@20           ti,clkctrl          =       l        W           A               scm_conf@c000            syscon          =              A            axi@0            simple-bus                                   Q   Q     0               pcie@51000000           =Q       Q     L               rc_dbics ti_conf config                                                              Ipci       0               0                0  0                             ,                                  pcie1                    
  pcie-phy0                         0                     `  C                                                                                            Qokay             ti,dra746-pcie-rc ti,dra7-pcie     interrupt-controller                                   ,           A            pcie_ep@51000000             =Q      (Q     LQ     (            &  ep_dbics ti_conf ep_dbics2 addr_space                                        X           g           pcie1                    
  pcie-phy0           v                             	  Qdisabled          "   ti,dra746-pcie-ep ti,dra7-pcie-ep            axi@1            simple-bus                                   Q  Q    0     0            	  Qdisabled       pcie@51800000           =Q      Q    L               rc_dbics ti_conf config               c         d                                    Ipci       0               0               00  0                             ,                                 pcie2                    
  pcie-phy0           0                     `  C                                                                                             ti,dra746-pcie-rc ti,dra7-pcie     interrupt-controller                                   ,           A               ocmcram@40300000          
   mmio-sram           =@0                 @0                                 sram-hs@0            ti,secure-ram           =                 ocmcram@40400000          	  Qdisabled          
   mmio-sram           =@@                 @@                                    ocmcram@40500000          	  Qdisabled          
   mmio-sram           =@P                 @P                                    bandgap@4a0021e0          0  =J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                  y                      A         dsp_system@40d00000          syscon          =@             A         padconf@4844a000             ti,dra7-iodelay         =HD                                     q      mmc1_iodelay_ddr_rev11_conf             <             $      X  (          ,   7      0     x  4          8          <      <  @          D          H      <  L          P          T          X          \                A         mmc1_iodelay_ddr50_rev20_conf               4  J           $        (          ,          0        4          8         <         @          D          H        L          P          T          X          \                A         mmc1_iodelay_sdr104_rev11_conf               '     (          ,         4          8          @          D         L          P          X          \                A         mmc1_iodelay_sdr104_rev20_conf               X    (          ,          4          8         @          D          L          P          X          \                A         mmc2_iodelay_hs200_rev11_conf               m  X    ,          X             ,  X               X     <        <        X                X     x          X             5  X      <      d    X  h               A         mmc2_iodelay_hs200_rev20_conf                                         I                 s        y         /              m                                                                 .      d        h   L            A         mmc2_iodelay_ddr_3_3v_rev11_conf         \           x                       	  h                            x                            x                              o                                                         "             x               x         x                          `          d          h             mmc2_iodelay_ddr_1_8v_rev11_conf         \                                                                  <                            <                          h    o            x                                             "             <               x         y   <                       `          d          h               A         mmc3_iodelay_manual1_conf             x                                                                                                                                                                      mmc4_iodelay_ds_rev11_conf            @          H          L   `      P          T          p  F      t          x          |                              1                            L                                A         mmc4_iodelay_ds_rev20_conf            @          H          L  3      P          T          p        t          x          |  e                                                        C                                A         mmc4_iodelay_sdr12_hs_sdr25_rev11_conf            @          H  
[      L  $      P          T          p  y      t          x          |                              c                                                            A         mmc4_iodelay_sdr12_hs_sdr25_rev20_conf            @          H  {      L  *      P          T          p  u      t          x          |     @                                                   |   ,                            A            dma-controller@4a056000          ti,omap4430-sdma            =J`          0                             	          
                                             dma_system          A         edma@43300000            ti,edma3-tpcc           tpcc            =C0           	  edma3_cc          $        i         h         g         '  edma3_ccint edma3_mperr edma3_ccerrint             @                                        A         tptc@43400000            ti,edma3-tptc           tptc0           =C@                   r           edma3_tcerrint          A         tptc@43500000            ti,edma3-tptc           tptc1           =CP                   s           edma3_tcerrint          A         gpio@4ae10000            ti,omap4-gpio           =J                               gpio1                                        ,         gpio@48055000            ti,omap4-gpio           =HP                              gpio2                                        ,         gpio@48057000            ti,omap4-gpio           =Hp                              gpio3                                        ,         gpio@48059000            ti,omap4-gpio           =H                              gpio4                                        ,         gpio@4805b000            ti,omap4-gpio           =H                              gpio5                                        ,           A         gpio@4805d000            ti,omap4-gpio           =H                              gpio6                                        ,           A         gpio@48051000            ti,omap4-gpio           =H                              gpio7                                        ,                             A        gpio@48053000            ti,omap4-gpio           =H0                   t           gpio8                                        ,         serial@4806a000          ti,dra742-uart ti,omap4-uart            =H                      C                uart1           l         Qokay            "      1      2        'tx rx         serial@4806c000          ti,dra742-uart ti,omap4-uart            =H                   D           uart2           l         Qokay            "      3      4        'tx rx         serial@48020000          ti,dra742-uart ti,omap4-uart            =H                    E           uart3           l         Qokay            "      5      6        'tx rx         serial@4806e000          ti,dra742-uart ti,omap4-uart            =H                   A           uart4           l       	  Qdisabled            "      7      8        'tx rx         serial@48066000          ti,dra742-uart ti,omap4-uart            =H`                   d           uart5           l       	  Qdisabled            "      ?      @        'tx rx         serial@48068000          ti,dra742-uart ti,omap4-uart            =H                   e           uart6           l       	  Qdisabled            "      O      P        'tx rx         serial@48420000          ti,dra742-uart ti,omap4-uart            =HB                               uart7           l       	  Qdisabled          serial@48422000          ti,dra742-uart ti,omap4-uart            =HB                               uart8           l       	  Qdisabled          serial@48424000          ti,dra742-uart ti,omap4-uart            =HB@                              uart9           l       	  Qdisabled          serial@4ae2b000          ti,dra742-uart ti,omap4-uart            =J                              uart10          l       	  Qdisabled          mailbox@4a0f4000             ti,omap4-mailbox            =J@          $                                      	  mailbox1            1           =           O         	  Qdisabled          mailbox@4883a000             ti,omap4-mailbox            =H          0                                                	  mailbox2            1           =           O         	  Qdisabled          mailbox@4883c000             ti,omap4-mailbox            =H          0                                                	  mailbox3            1           =           O         	  Qdisabled          mailbox@4883e000             ti,omap4-mailbox            =H          0                                                	  mailbox4            1           =           O         	  Qdisabled          mailbox@48840000             ti,omap4-mailbox            =H           0                                                	  mailbox5            1           =           O           Qokay            A      mbox_ipu1_ipc3x         a                 l                 Qokay            A         mbox_dsp1_ipc3x         a                 l                 Qokay            A            mailbox@48842000             ti,omap4-mailbox            =H           0                                                	  mailbox6            1           =           O           Qokay            A      mbox_ipu2_ipc3x         a                 l                 Qokay            A         mbox_dsp2_ipc3x         a                 l                 Qokay            A            mailbox@48844000             ti,omap4-mailbox            =H@          0                                            	  mailbox7            1           =           O         	  Qdisabled          mailbox@48846000             ti,omap4-mailbox            =H`          0                                            	  mailbox8            1           =           O         	  Qdisabled          mailbox@4885e000             ti,omap4-mailbox            =H          0        	         
                           	  mailbox9            1           =           O         	  Qdisabled          mailbox@48860000             ti,omap4-mailbox            =H           0                                            
  mailbox10           1           =           O         	  Qdisabled          mailbox@48862000             ti,omap4-mailbox            =H           0                                            
  mailbox11           1           =           O         	  Qdisabled          mailbox@48864000             ti,omap4-mailbox            =H@          0                                            
  mailbox12           1           =           O         	  Qdisabled          mailbox@48802000             ti,omap4-mailbox            =H           0        {         |         }         ~         
  mailbox13           1           =           O         	  Qdisabled          timer@4ae18000           ti,omap5430-timer           =J                               timer1           w        pfck         i                timer@48032000           ti,omap5430-timer           =H                    !           timer2          i   W   8           pfck       timer@48034000           ti,omap5430-timer           =H@                   "           timer3          i   W   @           pfck         A         timer@48036000           ti,omap5430-timer           =H`                   #           timer4          i   W   H           pfck         A         timer@48820000           ti,omap5430-timer           =H                    $           timer5          i                 pfck         A         timer@48822000           ti,omap5430-timer           =H                    %           timer6          i                  pfck         A         timer@48824000           ti,omap5430-timer           =H@                   &           timer7          i      (           pfck         A         timer@48826000           ti,omap5430-timer           =H`                   '           timer8          i      0           pfck         A         timer@4803e000           ti,omap5430-timer           =H                   (           timer9          i   W   P           pfck         A         timer@48086000           ti,omap5430-timer           =H`                   )           timer10         i   W   (           pfck         A         timer@48088000           ti,omap5430-timer           =H                   *           timer11         i   W   0           pfck         A         timer@4ae20000           ti,omap5430-timer           =J                    Z           timer12          w                 i      (           pfck       timer@48828000           ti,omap5430-timer           =H                  S           timer13         i   W              pfck         A         timer@4882a000           ti,omap5430-timer           =H                  T           timer14         i   W              pfck       timer@4882c000           ti,omap5430-timer           =H                  U           timer15         i   W              pfck       timer@4882e000           ti,omap5430-timer           =H                  V           timer16         i   W  0           pfck       wdt@4ae14000             ti,omap3-wdt            =J@                   K         
  wd_timer2         spinlock@4a0f6000            ti,omap4-hwspinlock         =J`          	  spinlock                     dmm@4e000000             ti,omap5-dmm            =N                     l           dmm       ipu@58820000             ti,dra7-ipu         =X             l2ram           ipu1                       J U         Qokay                                                            ipu@55020000             ti,dra7-ipu         =U             l2ram           ipu2                       J          Qokay                                                            dsp@40800000             ti,dra7-dsp         =@    @     @             l2ram l1pram l1dram         dsp1               	  \                      J T         Qokay                                                         i2c@48070000             ti,omap4-i2c            =H                    3                                     i2c1            Qokay                tps659038@58             ti,tps659038            =   X                     tps659038_pmic           ti,tps659038-pmic      regulators     smps123         smps123         ' P        ?          4         H        A         smps45          smps45          ' P        ?          4         H      smps6           smps6           ' P        ?          4         H      smps7           smps7           ' P        ? 0         4         H      smps8           smps8           ' P        ?          4         H      smps9           smps9           ' w@        ? w@         4         H        A        ldo1            ldo1            ' w@        ? 2Z         4         H        A         ldo2            ldo2            ' 2Z        ? 2Z         4         H      ldo3            ldo3            ' w@        ? w@         4         H        A         ldo9            ldo9            '         ?          4         H         Z      ldoln           ldoln           ' w@        ? w@         4         H        A         ldousb          ldousb          ' 2Z        ? 2Z         H        A         regen2          regen2           H         4      sysen1          sysen1           H         4        A        sysen2          sysen2           H         4        A                 gpio@20          ti,pcf8575 nxp,pcf8575          =                                 &                                  ,           A        gpio@21          ti,pcf8575 nxp,pcf8575          =   !        q                               &                                  ,           A         tlv320aic3106@19                         ti,tlv320aic3106            =              (                   Qokay                                                        A            i2c@48072000             ti,omap4-i2c            =H                    4                                     i2c2            Qokay                     A     gpio@26          ti,pcf8575 nxp,pcf8575          =   &                            A      p1                                           vin6_sel_s0          ov10633@37           ovti,ov10633            =   7        i           pxvclk                       port       endpoint                       %           2           ?            A                  i2c@48060000             ti,omap4-i2c            =H                    8                                     i2c3            Qokay                   i2c@4807a000             ti,omap4-i2c            =H                   9                                     i2c4          	  Qdisabled          i2c@4807c000             ti,omap4-i2c            =H                   7                                     i2c5          	  Qdisabled          mmc@4809c000             ti,dra7-sdhci           =H	                   N           mmc1            Qokay            K           Xq          f         s                                                        C  default hs sdr12 sdr25 sdr50 ddr50-rev11 sdr104-rev11 ddr50 sdr104                                                                                                            
            1w@480b2000          ti,omap3-1w         =H                    5           hdq1w         mmc@480b4000             ti,dra7-sdhci           =H@                   Q           mmc2            Qokay            Xq                         $         f         s                                          3      ?  default hs ddr_1_8v-rev11 ddr_1_8v hs200_1_8v-rev11 hs200_1_8v                                                                                   mmc@480ad000             ti,dra7-sdhci           =H
                   Y           mmc3          	  Qdisabled            XА              @        mmc@480d1000             ti,dra7-sdhci           =H                   [           mmc4            Qokay            Xq              @                      A         T         3                                                      F  default-rev11 default hs-rev11 hs sdr12-rev11 sdr12 sdr25-rev11 sdr25                                                                                                                       wifi@2        
   ti,wl1835           =            &                          mmu@40d01000             ti,dra7-dsp-iommu           =@                            
  mmu0_dsp1           j            w               A         mmu@40d02000             ti,dra7-dsp-iommu           =@                             
  mmu1_dsp1           j            w              A         mmu@58882000             ti,dra7-iommu           =X                            	  mmu_ipu1            j                     A         mmu@55082000             ti,dra7-iommu           =U                            	  mmu_ipu2            j                     A         pruss-soc-bus@4b226004           ti,am5728-pruss-soc-bus         =K"`           pruss1                                          	  Qdisabled       pruss@4b200000           ti,am5728-pruss         =K            `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                                         	  Qdisabled       memories@4b200000           =K       K       K!             dram0 dram1 shrdram2          cfg@4b226000             syscon          =K"`           iep@4b22e000             syscon          =K"         mii-rt@4b232000          syscon          =K#     X      interrupt-controller@4b220000            ti,am5728-pruss-intc            =K"                       ,           A         pru@4b234000             ti,am5728-pru           =K#@   0 K"     K"$            iram control debug          am57xx-pru1_0-fw             &                         vring kick        pru@4b238000             ti,am5728-pru           =K#   0 K"@    K"D            iram control debug          am57xx-pru1_1-fw             &                         vring kick        mdio@4b232400            ti,davinci_mdio         =K#$                                      i           pfck          B@      	  Qdisabled                pruss-soc-bus@4b2a6004           ti,am5728-pruss-soc-bus         =K*`           pruss2                                          	  Qdisabled       pruss@4b280000           ti,am5728-pruss         =K(           `                                                                                        0  host2 host3 host4 host5 host6 host7 host8 host9                                         	  Qdisabled       memories@4b280000           =K(      K(      K)             dram0 dram1 shrdram2          cfg@4b2a6000             syscon          =K*`           iep@4b2ae000             syscon          =K*         mii-rt@4b2b2000          syscon          =K+     X      interrupt-controller@4b2a0000            ti,am5728-pruss-intc            =K*                       ,           A         pru@4b2b4000             ti,am5728-pru           =K+@   0 K*     K*$            iram control debug          am57xx-pru2_0-fw             &                         vring kick        pru@4b2b8000             ti,am5728-pru           =K+   0 K*@    K*D            iram control debug          am57xx-pru2_1-fw             &                         vring kick        mdio@4b2b2400            ti,davinci_mdio         =K+$                                      i           pfck          B@      	  Qdisabled                regulator-abb-mpu         
   ti,abb-v3           abb_mpu                                    i              2                 (  =J}   J}   J`   J ;    JX         D  setup-address control-address int-address efuse-address ldo-address                               	
         H  	 ,                  @                 v                        A         regulator-abb-ivahd       
   ti,abb-v3         
  abb_ivahd                                      i              2                 (  =J~4   J~$   J`   J %   J $p         D  setup-address control-address int-address efuse-address ldo-address         @                      	
         H  	                   0                                       regulator-abb-dspeve          
   ti,abb-v3           abb_dspeve                                     i              2                 (  =J~0   J~    J`   J %   J $l         D  setup-address control-address int-address efuse-address ldo-address                                	
         H  	                   0                                       regulator-abb-gpu         
   ti,abb-v3           abb_gpu                                    i              2                 (  =J}   J}   J`   J ;   JT         D  setup-address control-address int-address efuse-address ldo-address                               	
         H  	                   v                                        spi@48098000             ti,omap4-mcspi          =H	                   <                                     mcspi1          	*         @  "      #      $      %      &      '      (      )      *         'tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         Qokay          spi@4809a000             ti,omap4-mcspi          =H	                   =                                     mcspi2          	*            "      +      ,      -      .        'tx0 rx0 tx1 rx1         Qokay          spi@480b8000             ti,omap4-mcspi          =H                   V                                     mcspi3          	*           "                    'tx0 rx0       	  Qdisabled          spi@480ba000             ti,omap4-mcspi          =H                   +                                     mcspi4          	*           "      F      G        'tx0 rx0       	  Qdisabled          qspi@4b300000            ti,dra7xxx-qspi         =K0     \              qspi_base qspi_mmap         	8   	  X                                  qspi            i   W  8           pfck         	1                 W           Qokay            	K    m25p80@0             s25fl256s1          	K         =            	]           	n                               partition@0       	  	QSPI.SPL            =             partition@1         	QSPI.SPL.backup1            =            partition@2         	QSPI.SPL.backup2            =            partition@3         	QSPI.SPL.backup3            =            partition@4         	QSPI.u-boot         =            partition@5         	QSPI.u-boot-spl-os          =            partition@6         	QSPI.u-boot-env         =            partition@7         	QSPI.u-boot-env.backup1         =            partition@8         	QSPI.kernel         =            partition@9         	QSPI.file-system            =   b              ocp2scp@4a090000             ti,omap-ocp2scp                                           =J	            	  ocp2scp3       phy@4a096000             ti,phy-pipe3-sata           =J	`    J	d    dJ	h    @        phy_rx phy_tx pll_ctrl          	   	  t        i         h           psysclk refclk           	   	          	            A         pciephy@4a094000             ti,phy-pipe3-pcie           =J	@    J	D    d        phy_rx phy_tx           	              	            4  i   >   ?                  	         
            ;  pdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          	            A         pciephy@4a095000             ti,phy-pipe3-pcie           =J	P    J	T    d        phy_rx phy_tx           	               	            4  i   >   ?                  	         
            ;  pdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          	          	  Qdisabled            A            sata@4a141100            snps,dwc-ahci           =J     J                   1                    	  sata-phy            i      h           sata            	         rtc@48838000             ti,am3352-rtc           =H                                        rtcss           i   P      ocp2scp@4a080000             ti,omap-ocp2scp                                           =J            	  ocp2scp1       phy@4a084000             ti,dra7x-usb2 ti,omap-usb2          =J@            	   	           i                    pwkupclk refclk          	            	           A         phy@4a085000              ti,dra7x-usb2-phy2 ti,omap-usb2         =JP            	   	  t        i                     pwkupclk refclk          	            	           A         phy@4a084400             ti,omap-usb3            =JD    JH    dJL    @        phy_rx phy_tx pll_ctrl          	   	  p        i                       pwkupclk sysclk refclk           	            A            target-module@4a0dd000           ti,sysc-omap4-sr ti,sysc            smartreflex_core            =J8           sysc            	           	                     i                  pfck                                      J          target-module@4a0d9000           ti,sysc-omap4-sr ti,sysc            smartreflex_mpu         =J8           sysc            	           	                     i                  pfck                                      J          omap_dwc3_1@48880000             ti,dwc3         usb_otg_ss1         =H                    H                                    	                    	      usb@48890000          
   snps,dwc3           =H   p       $         G          G          H           peripheral host otg                       usb2-phy usb3-phy           
super-speed         
otg          
         
4        	            omap_dwc3_2@488c0000             ti,dwc3         usb_otg_ss2         =H                    W                                    	                    	      usb@488d0000          
   snps,dwc3           =H   p       $         I          I          W           peripheral host otg                  	  usb2-phy            
high-speed          
host             
         
4         
M        	            omap_dwc3_3@48900000             ti,dwc3         usb_otg_ss3         =H                   X                                    	                  	  Qdisabled       usb@48910000          
   snps,dwc3           =H   p       $         X          X         X           peripheral host otg         
high-speed          
otg          
         
4         elm@48078000             ti,am3352-elm           =H                             elm         Qokay            A         gpmc@50000000            ti,am3352-gpmc          gpmc            =P     |                          "                  'rxtx            
j           
v                                             ,                             	  Qdisabled                                  A      nand@0,0             ti,omap2-nand           =                    &                                  
                   
prefetch-dma            
bch8            
           
           
           
            
            
   P           P        !            0   <        C   <        V   
        d   2        s              (           (           P           P           P                                                                            partition@0       	  	NAND.SPL            =             partition@1         	NAND.SPL.backup1            =            partition@2         	NAND.SPL.backup2            =            partition@3         	NAND.SPL.backup3            =            partition@4         	NAND.u-boot-spl-os          =            partition@5         	NAND.u-boot         =            partition@6         	NAND.u-boot-env         =            partition@7         	NAND.u-boot-env.backup1         =            partition@8         	NAND.kernel         =             partition@9         	NAND.file-system            =   `              atl@4843c000             ti,dra7-atl         =HC           atl         3                    i                  pfck         Qokay               a                              `   d                
@   V"    atl2            F           J            mcasp@48460000           ti,dra7-mcasp-audio         mcasp1          =HF      E             mpu dat                h          g           tx rx           "                          'tx rx         $  i                                   pfck ahclkx ahclkr         	  Qdisabled          mcasp@48464000           ti,dra7-mcasp-audio         mcasp2          =HF@     E             mpu dat                                     tx rx           "                          'tx rx         $  i   W  `      W  `      W  `           pfck ahclkx ahclkr         	  Qdisabled          mcasp@48468000           ti,dra7-mcasp-audio         mcasp3          =HF     F              mpu dat                                     tx rx           "                          'tx rx           i   W  h      W  h           pfck ahclkx          Qokay                           W  h                      N            V           `                      k            v            A         mcasp@4846c000           ti,dra7-mcasp-audio         mcasp4          =HF     HC`            mpu dat                                     tx rx           "                          'tx rx           i   W        W             pfck ahclkx        	  Qdisabled          mcasp@48470000           ti,dra7-mcasp-audio         mcasp5          =HG      HC            mpu dat                                     tx rx           "                          'tx rx           i   W  x      W  x           pfck ahclkx        	  Qdisabled          mcasp@48474000           ti,dra7-mcasp-audio         mcasp6          =HG@     HD            mpu dat                                     tx rx           "                          'tx rx           i   W        W             pfck ahclkx        	  Qdisabled          mcasp@48478000           ti,dra7-mcasp-audio         mcasp7          =HG     HE             mpu dat                                     tx rx           "                          'tx rx           i   W        W             pfck ahclkx        	  Qdisabled          mcasp@4847c000           ti,dra7-mcasp-audio         mcasp8          =HG     HE@            mpu dat                                     tx rx           "                          'tx rx           i   W        W             pfck ahclkx          Qokay            default                                        A        crossbar@4a002a48            ti,irq-crossbar         =J *H  0                  &           ,                                                                                
                             A         ethernet@48484000            ti,dra7-cpsw ti,cpsw            gmac            i                  	  pfck cpts                                                                                 'xL        7           =HH@    HHR   .                                   H      0        N         O         P         Q                       	        Qokay             S   mdio@48485000            ti,cpsw-mdio ti,davinci_mdio                                      davinci_mdio             B@        =HHP            A         slave@48480200          ]                i              prgmii           y         slave@48480300          ]                i              prgmii           y         cpsw-phy-sel@4a002554            ti,dra7xx-cpsw-phy-sel          =J %T         	  gmii-sel             can@4ae3c000             ti,dra7-d_can           dcan1           =J                	  X                              i      h           Qok          default sleep active                                           can@48480000             ti,dra7-d_can           dcan2           =HH                 	  X                             i           Qok          default sleep                               gpu@56000000             ti,dra7-sgx544 img,sgx544           =V              gpu_ocp_base                              gpu         i   
   S   T        piclk fclk1 fclk2            Qok        bb2d@59000000            ti,dra7-bb2d            =Y                     x           bb2d            i                  pfck         Qokay          dss@58000000             ti,dra7-dss         Qok        	  dss_core               	  8                                        (  =X      X @T   X C     X T   X            (  dss pll1_clkctrl pll1 pll2_clkctrl pll2       $  i                                      pfck video1_clk video2_clk                 dispc@58001000           ti,dra7-dispc           =X                             
  dss_dispc           i                  pfck            	  4      encoder@58060000             ti,dra7-hdmi             =X     X    X    X            wp pll phy core                `           Qok        	  dss_hdmi            i          	          
        pfck sys_clk         "      L      	  'audio_tx                  port       endpoint                       A                 epwmss@4843e000           ti,dra746-pwmss ti,am33xx-pwmss         =HC    0        epwmss0                                	  Qdisabled                pwm@4843e200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      =HC            i            
  ptbclk fck         	  Qdisabled          ecap@4843e100            ti,dra746-ecap ti,am3352-ecap                      =HC            i           pfck       	  Qdisabled             epwmss@48440000           ti,dra746-pwmss ti,am33xx-pwmss         =HD     0        epwmss1                                	  Qdisabled                pwm@48440200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      =HD            i            
  ptbclk fck         	  Qdisabled          ecap@48440100            ti,dra746-ecap ti,am3352-ecap                      =HD            i           pfck       	  Qdisabled             epwmss@48442000           ti,dra746-pwmss ti,am33xx-pwmss         =HD     0        epwmss2                                	  Qdisabled                pwm@48442200          "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      =HD"            i            
  ptbclk fck         	  Qdisabled          ecap@48442100            ti,dra746-ecap ti,am3352-ecap                      =HD!            i           pfck       	  Qdisabled             aes@4b500000             ti,omap4-aes            aes1            =KP                    P           "      o          n            'tx rx           i   
        pfck       aes@4b700000             ti,omap4-aes            aes2            =Kp                    ;           "      r          q            'tx rx           i   
        pfck       des@480a5000             ti,omap4-des            des         =H
P                   M           "      u      t        'tx rx           i   
        pfck       sham@53100000            ti,omap5-sham           sham            =K                   .           "      w            'rx          i   
        pfck       rng@48090000             ti,omap4-rng            rng         =H	                     /           i   
        pfck       opp-supply@4a003b20          ti,omap5-opp-supply         =J ;             ,     @    v            `      vpe          ti,vpe          vpe         i   V        pfck          =H     H    HW    H            vpe_top sc csc vpdma                  b                                   vip@0x48970000           ti,vip1       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         vip1                  _                       	  4                                  Qokay       ports                                port@0          =       endpoint@0                              A            port@1          =         port@2          =         port@3          =               dsp_system@41500000          syscon          =AP             A         omap_dwc3_4@48940000             ti,dwc3         usb_otg_ss4         =H                   Z                                    	                  	  Qdisabled       usb@48950000          
   snps,dwc3           =H   p       $        Y         Y         Z           peripheral host otg         
high-speed          
otg          mmu@41501000             ti,dra7-dsp-iommu           =AP                            
  mmu0_dsp2           j            w               A         mmu@41502000             ti,dra7-dsp-iommu           =AP                             
  mmu1_dsp2           j            w              A         dsp@41000000             ti,dra7-dsp         =A     A`     Ap             l2ram l1pram l1dram         dsp2               	  `                      J V         Qokay                                                         vip@0x48990000           ti,vip2       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         vip2                  `                       	  4                                	  Qdisabled       ports                                port@0          =          port@1          =         port@2          =         port@3          =               vip@0x489b0000           ti,vip3       @  =H    HU    HW    HX    HZ    H\    H]    H          ,  vip parser0 csc0 sc0 parser1 csc1 sc1 vpdma         vip3                  a                       	  4                                	  Qdisabled       ports                                port@0          =          port@1          =                  thermal-zones      cpu_thermal                    -          ;               K         trips      cpu_alert           X         d          Ppassive         A         cpu_crit            X         d        	  Pcritical             cooling-maps       map0            o           t               gpu_thermal                    -          ;              K         trips      gpu_crit            X         d        	  Pcritical                core_thermal                       -          ;              K         trips      core_crit           X         d        	  Pcritical                dspeve_thermal                     -          ;              K         trips      dspeve_crit         X         d        	  Pcritical                iva_thermal                    -          ;              K         trips      iva_crit            X         d        	  Pcritical                   pmu          arm,cortex-a15-pmu           &                                     extcon_usb1          linux,extcon-usb-gpio                             A         extcon_usb2          linux,extcon-usb-gpio                             A         sound0           simple-audio-card           DRA7xx-EVM        H  Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         Headphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         dsp_b                                  0   simple-audio-card,cpu           U           _ V"         A         simple-audio-card,codec         U           i            leds          
   gpio-leds      led0          
  	dra7:usr1                           voff       led1          
  	dra7:usr2                           voff       led2          
  	dra7:usr3                           voff       led3          
  	dra7:usr4                           voff          gpio_keys         
   gpio-keys                                         USER1         	  	btnUser1                                     USER2         	  	btnUser2                                       clk_ov10633_fixed           W             fixed-clock         n6         A         memory@0            Imemory          =           `         fixedregulator-evm_12v0          regulator-fixed       	  evm_12v0            '          ?           4         H        A        fixedregulator-evm_1v8           regulator-fixed         evm_1v8                   ' w@        ? w@        A         reserved-memory                                      ipu2-memory@95800000             shared-dma-pool         =                             Qokay            A         dsp1-memory@99000000             shared-dma-pool         =                               Qokay            A         ipu1-memory@9d000000             shared-dma-pool         =                               Qokay            A         dsp2-memory@9f000000             shared-dma-pool         =                               Qokay            A            fixedregulator-sd            regulator-fixed         evm_3v3_sd          ' 2Z        ? 2Z                                   A         fixedregulator-evm_3v3_sw            regulator-fixed         evm_3v3_sw                    ' 2Z        ? 2Z        A         fixedregulator-aic_dvdd          regulator-fixed       	  aic_dvdd                       ' w@        ? w@        A         fixedregulator-evm3v3            regulator-fixed         evm_3v3         ' 2Z        ? 2Z                   4         H      fixedregulator-evm_5v0           regulator-fixed         evm_5v0         ' LK@        ? LK@                   4         H        A        fixedregulator-evm_3v6           regulator-fixed         evm_3v6         ' 6        ? 6                   4         H        A         fixedregulator-mmcwl             regulator-fixed         vmmcwl_fixed            ' w@        ? w@                           p                 A         fixedregulator-vtt           regulator-fixed       
  vtt_fixed           ' p        ? p         4         H                                          connector@1          hdmi-connector          	hdmi            Pa      port       endpoint                      A              encoder@1            ti,dra7evm-tpd12s015            i2c ddc           	          
                0                                           ports                                port@0          =       endpoint@0                    A            port@1          =      endpoint@0                    A                    	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 rproc3 display0 sound0 sound1 interrupts interrupt-controller #interrupt-cells reg phandle device_type operating-points-v2 clocks clock-names clock-latency #cooling-cells vbb-supply vdd-supply syscon opp-shared opp-hz opp-microvolt opp-supported-hw opp-suspend ti,hwmods ranges interrupts-extended regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #syscon-cells #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two assigned-clocks assigned-clock-rates assigned-clock-parents ti,dividers reg-names bus-range num-lanes linux,pci-domain phys phy-names ti,syscon-lane-sel interrupt-map-mask interrupt-map status num-ib-windows num-ob-windows ti,syscon-unaligned-access #thermal-sensor-cells pinctrl-pin-array dma-channels interrupt-names ti,tptcs gpio-controller #gpio-cells ti,no-reset-on-init ti,no-idle-on-init dmas dma-names #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,timer-alwon ti,timer-secure #hwlock-cells iommus ti,rproc-standby-info mboxes timers watchdog-timers memory-region syscon-bootreg ti,palmas-override-powerhold ti,system-power-controller regulator-always-on regulator-boot-on regulator-allow-bypass lines-initial-states #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply gpio-hog gpios output-low line-name mux-gpios remote-endpoint hsync-active vsync-active pclk-sample pbias-supply max-frequency mmc-ddr-1_8v mmc-ddr-3_3v vmmc-supply vqmmc-supply bus-width cd-gpios pinctrl-names pinctrl-0 pinctrl-1 pinctrl-2 pinctrl-3 pinctrl-4 pinctrl-5 pinctrl-6 pinctrl-7 pinctrl-8 sdhci-caps-mask mmc-hs200-1_8v non-removable cap-power-off-card keep-power-in-suspend #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back firmware-name bus_freq ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info ti,spi-num-cs syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width label syscon-phy-power syscon-pllreset #phy-cells syscon-pcs ports-implemented phy-supply ti,sysc-mask ti,sysc-sidle utmi-mode extcon maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,dis_metastability_quirk gpmc,num-cs gpmc,num-waitpins rb-gpios ti,nand-xfer-type ti,nand-ecc-opt ti,elm-id nand-bus-width gpmc,device-width gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,access-ns gpmc,wr-access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns ti,provided-clocks bws aws op-mode tdm-slots serial-dir tx-num-evt rx-num-evt ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map cpdma_channels ale_entries bd_ram_size mac_control slaves active_slave cpts_clock_mult cpts_clock_shift ti,no-idle dual_emac mac-address phy_id phy-mode dual_emac_res_vlan syscon-raminit syscon-pll-ctrl vdda_video-supply syscon-pol vdda-supply #pwm-cells ti,efuse-settings ti,absolute-max-voltage-uv slave-mode polling-delay-passive polling-delay thermal-sensors coefficients temperature hysteresis trip cooling-device id-gpio simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency default-state autorepeat linux,code vin-supply reusable enable-active-high startup-delay-us ddc-i2c-bus 